您的当前位置:首页正文

微机原理题库(试题和答案,全)

2023-05-26 来源:二三四教育网
题型单选题

难度2

分数2

题目内容可选项

微机系统的中断处理过⑤③①④② ;③②①④程一般步骤为( )①⑤; ⑤②④①③ ;③①②中断响应 ②中断判优 ③④⑤中断请求 ④中断服务 ⑤中断返回

要管理64级可屏蔽中4片;8片;断,需要级联的8259A10片;9片芯片数为( )

某一中断程序入口地址1FH;20H;21H;22H值填写在向量表的0080H—0083H存储单元中,则该中断对应的中断类型号一定是( )

微机系统的中断处理过程大致分为中断请求、___、中断处理、中断返回4个过程。

中断返回是由中断服务程序中的中断返回指令___来完成。

CPU外部中断请求信号触发可屏蔽中断INTR,CPU将根据允许标志位IF的状态来决定是否响应,若CPU开中断,允许中断,则IF=___。

8086被复位后,以下各寄存器的内容是:IP:___;CS:___。

单选题22

单选题22

填空题22

填空题22

填空题22

填空题22

单选题2单选题2填空题

2

填空题2单选题2单选题2单选题2填空题2单选题2填空题2填空题2填空题2单选题2填空题2单选题2单选题

2

2

在8086系统中,规定内0000H—003FH;80000H—存中地址( )的内存单803FFH;7F000H—7F3FFH元存放中断服务程序入;FFC00H—FFFFH口地址(即中断向量),称为中断向量表。

2用三片8259A级数是( )24级;22级;23级;21级。

2

中断类型码在中断向量中一定存放在___个连续单元中

2

8259A的INT端和CPU的___端相连用来向CPU发出中断请求。

2中断请求寄存器( )PR;IRR;ISR;IMR2中断服务寄存器( )PR;IRR;ISR;IMR2中断屏蔽寄存器( )PR;IRR;ISR;IMR

2

中断屏蔽寄存器中的某位为___时,屏蔽该位中断。

2

8259A初始化时,()是ICW1和ICW2;ICW2和必须要设置的。ICW3;ICW3和ICW4; ICW1和ICW4

2

8259A触发中断有上升沿触发和___触发两种方式。

2

8259A的内部寄存器包括初始化命令字ICW和操作命令字___。

2

8259A的内部寄存器包括初始化命令字___和操作命令字OCW。

2

8259A采用优先级自动循IR4;IR0;IR3;IR7

环方式若当前执行中断为IR3,执行完后哪个中断的优先级最高()

28259A工作在全嵌套方式下___的优先级最高。28237A内部包含_____个3;4;5;6

独立的通道。

2

CPU响应中断请求和响应程序控制;需要CPU干预;DMA请求的本质区别是(响应中断时CPU仍控制总)。

线而响应DMA时,让出总线;速度快

单选题2填空题2填空题2单选题2单选题2单选题2单选题2单选题2单选题

2

填空题2填空题2填空题2填空题22

在DMA方式下,外设数据外设→CPU→DMAC→内输入到内存的路径是( )存;外设→DMAC→内存;。外设→存储器;外设→数

据总线→存储器

2

类型码为___的中断所对应的中断向量存放在0000H:0080H开始的4个连续单元中

2

DMA传输时,当字节计数器的值减到___时,传输停止。

2

中断矢量表中,中断类段地址;偏移地址;物理型号的低位字对应于中地址;有效地址断服务程序入口地址的()。

2

中断矢量表中,中断类段地址;偏移地址;物理型号的高位字对应于中地址;有效地址断服务程序入口地址的。

2

在中断向量表中,每个1;2;4;8中断类型号对应于( )个字节。

280X86有()种中断类型码64;128;256;512。

2中断向量n在中断向量表n;2*n;4*n;8*n中的存放地址是()。2

8259A中ICW2为80H-87H;88H-8FH;8CH-10001100,则IR0-IR7对93H;82-89H应的中断类型码为()。

2

8237A的传送方式有___、块传输模式、请求传输模式、级联传输模式。

2

8237A的传送方式有单字 节传输模式、___、请求传输模式、级联传输模式。

2

8237A的传送方式有单字节传输模式、块传输模式、___、级联传输模式。

2

8237A的传送方式有单字节传输模式、块传输模式、请求传输模式、___。

填空题2单选题2填空题2填空题2填空题2填空题2填空题2填空题2单选题2单选题2单选题2单选题22

8259A级联中,某片从片的INT引脚连在主片的IR5引脚上,则从片的ICW3中的D2-D0的值应为___。

2

8259A初始化命令字ICW1上升沿触发;下降沿触中,其D3位LTIM为1时,发;高电平触发;低电平表明()。触发2

中断源按与CPU的相对位置关系分为外部中断和___。

2

中断源按与CPU的相对位置关系分为___和内部中断。

2

外部中断是由CPU的外部中断请求信号触发的一种中断,分为不可屏蔽中断和___。

2

外部中断是由CPU的外部中断请求信号触发的一种中断,分为___和可屏蔽中断。

2

在硬件中断中,不受中断允许标志位IF的影响的中断称为___。

2

80X86CPU可管理___种中断。

2

DMA传送方式中()

CPU不干预传送;CPU干预传送;数据经过CPU;在存储器到存储器的传送过程中数据不经过DMA控制器

2

在DMA请求中CPU的接收HLDA;INTA;INTR;HOLD

信号线是()

2

在CPU与慢速变化的设备查询传送;中断传送;交换数据时,可以认为DMA方式; 无条件传送

它们总是处于“就绪”状态,随时可以进行数据传送,这就是( )。2

在大量数据传送时下列无条件传送;中断传送;最好的传送方式是()查询传送;DMA传送

填空题2填空题2单选题2填空题

2

填空题2填空题2填空题2填空题2单选题2填空题2填空题2填空题2填空题2单选题2单选题22

接口电路占用的I/O端口有两类编址I/O端口单独编址和___。

2

接口电路占用的I/O端口有两类编址___和I/O端口与存储器统一编址。280X86可寻址的I/O端口1K;8K;32K;64K

总共有()个。

2

I/O端口单独编址中,CPU对I/O端口操作主要用IN和___指令。

2

一个典型的I/O接口电路应具备___、状态寄存器和控制寄存器。

2

一个典型的I/O接口电路应具备数据寄存器、___和控制寄存器。

2

一个典型的I/O接口电路应具备数据寄存器、状态寄存器和___。2

I/O端口单独编址中,CPU对I/O端口操作主要用___和OUT指令。

2

I/O寻址方式中,地址号FFH;FFFFH;80H;100H

小于()时,可采用直接寻址。

2

I/O端口的数据传送包括___、查询传送、中断传送、DMA传送。

2

I/O端口的数据传送包括无条件传送、___、中断传送、DMA传送。

2

I/O端口的数据传送包括无条件传送、查询传送、___、DMA传送。

2

I/O端口的数据传送包括无条件传送、查询传送、中断传送、___。2

CPU需要先了解外设的工无条件传送;中断传送;作状态,然后在外设可查询传送;DMA传送

以交换信息的情况下(就绪)实现数据输入或输出是()

2

下面哪一个数据传送方无条件传送方式;中断传式不是由CPU控制总线的送方式;查询传送方式;()。

DMA方式

单选题2单选题2填空题2填空题

2

单选题2填空题2填空题2填空题

2

填空题2单选题2填空题2单选题2填空题2单选题2填空题

2

填空题2填空题2填空题22

下面哪一个不属于查询工作可靠;传送效率低;传送方式的特点:()

适用面宽广;外设必须随时就绪

2

DMA方式中,CPU同意让HOLD;HLDA;INTA;INTR出总线控制权的话会给DMA控制器发送一个()信号

2能引起中断的外部设备或内部原因称为___。2

8259A的初始化命令字包括___。

2

CPU从I/O接口中的()获数据寄存器;控制寄存取外设的“准备就绪”器;状态寄存器;数据缓或“忙/闲”状态信息。冲器

2串行通信的传输制式分为___、半双工、单工。2串行通信的传输制式分为全双工、___、单工。2

串行通信的传输制式分为全双工、半双工、___。

2异步串行传输中起始位为___。

2异步串行传输中起始位0;1;2;3

为()。

2异步串行传输中起始位的个数是___位。

2异步串行传输中起始位0;1;2;3

的个数是()位。2异步串行传输中停止位为___。

2异步串行传输中停止位0;1;2;3

为()。

2

异步串行传输中停止位的个数是___位、1.5位、2位。

2

异步串行传输中停止位的个数是1位、___位、2位。

2

异步串行传输中停止位的个数是1位、1.5位、___位。

2

异步串行通信中奇偶校验位为0表示___。

单选题2填空题2填空题2填空题2填空题2填空题2填空题2填空题2填空题2单选题2单选题22

异步串行通信中奇偶校验位为1表示___。2

异步串行通信中一帧数据包含的内容为___、数据位、奇偶校验位、停止位。

2

异步串行通信中一帧数据包含的内容为起始位、___、奇偶校验位、停止位。

2

异步串行通信中一帧数据包含的内容为起始位、数据位、___、停止位。

2

异步串行通信中一帧数据包含的内容为起始位、数据位、奇偶校验位、___。

2

异步串行通信中数据位的个数可以是___位、6位、7位、8位。

2

异步串行通信中数据位的个数可以是5位、___位、7位、8位。

2

异步串行通信中数据位的个数可以是5位、6位、___位、8位。

2

异步串行通信中数据位的个数可以是5位、6位、7位、___位。

2

设串行异步通信的数据10个;110个;120个;240格式是:1位停止位,7位个

数据位,1位校验位,1位起始位,若传输率为2400位/秒,则每秒传输的最大字符个数为( )。2

设串行异步通信的数据10个;110个;120个;240格式是:1位停止位,7位个

数据位,1位校验位,1位起始位,若传输率为1200位/秒,则每秒传输的最大字符个数为( )。

填空题2填空题2填空题2单选题2单选题2单选题2单选题2单选题2填空题22

设串行异步通信的数据格式是:1位停止位,7位数据位,1位校验位,1位起始位,若传输率为2400位/秒,则每秒传输的最大字符个数为___个。2

设串行异步通信的数据格式是:1位停止位,7位数据位,1位校验位,1位起始位,若传输率为1200位/秒,则每秒传输的最大字符个数为___个。2

若传送率为1200,波特率因子n=16,则收、发时钟(RxC.TxC)的频率为___。

2

若传送率为1200,波特1MHz;19.2KHz;20KHz;24率因子n=16,则收、发00Hz

时钟(RxC.TxC)的频率为()。

2

在串行异步数据传送8;9;10;l1

时,如果格式规定8位数据位,1位奇偶校验位,1位停止位,则一组异步数据总共有 ( )位。2

在串行异步数据传送8;9;10;l1

时,如果格式规定7位数据位,1位奇偶校验位,1位停止位,则一组异步数据总共有 ( )位。2

在串行异步数据传送8;9;10;l1

时,如果格式规定6位数据位,1位奇偶校验位,1位停止位,则一组异步数据总共有 ( )位。2

在串行异步数据传送8;9;10;l1

时,如果格式规定5位数据位,1位奇偶校验位,1位停止位,则一组异步数据总共有 ( )位。2

在串行异步数据传送时,如果格式规定8位数据位,1位奇偶校验位,1位停止位,则一组异步数据总共有___位。

填空题2填空题2填空题2单选题2单选题2单选题2单选题2填空题2填空题2填空题2单选题2单选题22

在串行异步数据传送时,如果格式规定7位数据位,1位奇偶校验位,1位停止位,则一组异步数据总共有___位。2

在串行异步数据传送时,如果格式规定6位数据位,1位奇偶校验位,1位停止位,则一组异步数据总共有___位。2

在串行异步数据传送时,如果格式规定5位数据位,1位奇偶校验位,1位停止位,则一组异步数据总共有___位。

2

8251A模式寄存器B2,B1同步模式;波特率因子为位为00表示()。1;波特率因子为16;波特

率因子为64

2

8251A模式寄存器B2,同步模式;波特率因子为

B1位为01表示()。

1;波特率因子为16;波特率因子为64

2

8251A模式寄存器B2,同步模式;波特率因子为

B1位为10表示()。

1;波特率因子为16;波特率因子为64

2

8251A模式寄存器B2,同步模式;波特率因子为

B1位为11表示()。

1;波特率因子为16;波特率因子为64

2

异步模式下,8251A模式寄存器B2,B1位为01时表示波特率因子的值为___。

2

异步模式下,8251A模式寄存器B2,B1位为10时表示波特率因子的值为___。

2

异步模式下,8251A模式寄存器B2,B1位为11时表示波特率因子的值为___。

2

异步模式下8251A模式5;6;7;8寄存器L2,L1位为00表示数据位的个数是()2

。异步模式下8251A模式5;6;7;8寄存器L2,L1位为01表示数据位的个数是()。

单选题2单选题2填空题2填空题2填空题2填空题2单选题2单选题2单选题2填空题2填空题2填空题2填空题2填空题2单选题2单选题

2

2

异步模式下8251A模式5;6;7;8

寄存器L2,L1位为10表示数据位的个数是()2

。异步模式下8251A模式5;6;7;8

寄存器L2,L1位为11表示数据位的个数是()2

。异步模式下8251A模式寄存器L2,L1位为00表示数据位的个数是___。2

异步模式下8251A模式寄存器L2,L1位为01表示数据位的个数是___。2

异步模式下8251A模式寄存器L2,L1位为10表示数据位的个数是___。2

异步模式下8251A模式寄存器L2,L1位为11表示数据位的个数是___。2

异步模式下8251A模式1;1.5;2;3

寄存器S2,S1位为01表示停止位的个数是()2

。异步模式下8251A模式1;1.5;2;3

寄存器S2,S1位为10表示停止位的个数是()2

。异步模式下8251A模式1;1.5;2;3

寄存器S2,S1位为11表示停止位的个数是()2

。异步模式下8251A模式寄存器S2,S1位为01表示停止位的个数是___。2

异步模式下8251A模式寄存器S2,S1位为10表示停止位的个数是___。2

异步模式下8251A模式寄存器S2,S1位为11表示停止位的个数是___。28253芯片内包含有___个独立的计数通道。

28253有___种工作方式。28253芯片内包含有()1;2;3;4个独立的计数通道。2

8253有()种工作方式。

3;4;5;6

单选题2填空题2单选题2填空题2单选题2单选题2单选题2单选题2单选题2单选题2填空题2填空题2填空题2填空题2填空题22

8253计数器采用二进制0;1;2;3

控制寄存器BCD位为()。

2

8253计数器采用二进制控制寄存器BCD位为___。

2

8253计数器采用十进制0;1;2;3

控制寄存器BCD位为()。

2

8253计数器采用十进制控制寄存器BCD位为___。

2

8253控制寄存器M2,模式0;模式1;模式2;模M1,M0三位为000,则式5

8253工作在()。2

8253控制寄存器M2,模式0;模式1;模式3;模M1,M0三位为001,则式5

8253工作在()。2

8253控制寄存器M2,模式0;模式1;模式2;模M1,M0三位为*10,则式5

8253工作在()。2

8253控制寄存器M2,模式1;模式2;模式3;模M1,M0三位为*11,则式4

8253工作在()。2

8253控制寄存器M2,模式0;模式1;模式2;模M1,M0三位为100,则式4

8253工作在()。2

8253控制寄存器M2,模式0;模式1;模式2;模M1,M0三位为101,则式5

8253工作在()。2

8253控制寄存器M2,M1,M0三位为000,则8253工作在模式___。2

8253控制寄存器M2,M1,M0三位为001,则8253工作在模式___。2

8253控制寄存器M2,M1,M0三位为*10,则8253工作在模式___。2

8253控制寄存器M2,M1,M0三位为*11,则8253工作在模式___。2

8253控制寄存器M2,M1,M0三位为100,则8253工作在模式___。

填空题2单选题2单选题2单选题2单选题2填空题2填空题2填空题2填空题2单选题2单选题2单选题2填空题2填空题22

8253控制寄存器M2,M1,M0三位为101,则8253工作在模式___。2

8253控制寄存器RW1,对计数器进行锁存;只读RW0两位为00,则8253读写低八位;只读写高八写指示为()。位;先读写低八位,再读

写高八位

2

8253控制寄存器RW1,对计数器进行锁存;只读RW0两位为01,则8253读写低八位;只读写高八写指示为()。位;先读写低八位,再读

写高八位

2

8253控制寄存器RW1,对计数器进行锁存;只读RW0两位为10,则8253读写低八位;只读写高八写指示为()。位;先读写低八位,再读

写高八位

2

8253控制寄存器RW1,对计数器进行锁存;只读RW0两位为11,则8253读写低八位;只读写高八写指示为()。位;先读写低八位,再读

写高八位

2

8253控制寄存器RW1,RW0两位为00,则8253读写指示为___。

2

8253控制寄存器RW1,RW0两位为01,则8253读写指示为___。

2

8253控制寄存器RW1,RW0两位为10,则8253读写指示为___。

2

8253控制寄存器RW1,RW0两位为11,则8253读写指示为___。2

8253控制寄存器SC1,计数器0;计数器1;计数SC0两位为00,则为选择器2;无意义

()。

2

8253控制寄存器SC1,计数器0;计数器1;计数SC0两位为01,则为选择器2;无意义

()。

2

8253控制寄存器SC1,计数器0;计数器1;计数SC0两位为10,则为选择器2;无意义

()。

2

8253控制寄存器SC1,SC0两位为00,则为选择计数器___。

2

8253控制寄存器SC1,SC0两位为01,则为选择计数器___。

填空题2单选题2单选题2单选题2单选题2单选题填空题2单选题2单选题2单选题2填空题2填空题22

8253控制寄存器SC1,SC0两位为10,则为选择计数器___。

2

8253各输入信号如下:对计数器0设置计数初/CS=0,/RD=1,/WR=0,值;对计数器1设置计数A1=0,A0=0,则完成以初值;对计数器2设置计下哪个功能()。数初值;设置控制字2

8253各输入信号如下:对计数器0设置计数初/CS=0,/RD=1,/WR=0,值;对计数器1设置计数A1=0,A0=1,则完成以初值;对计数器2设置计下哪个功能()。数初值;设置控制字2

8253各输入信号如下:对计数器0设置计数初/CS=0,/RD=1,/WR=0,值;对计数器1设置计数A1=1,A0=0,则完成以初值;对计数器2设置计下哪个功能()。数初值;设置控制字2

8253各输入信号如下:对计数器0设置计数初/CS=0,/RD=1,/WR=0,值;对计数器1设置计数A1=1,A0=1,则完成以初值;对计数器2设置计下哪个功能()。数初值;设置控制字2

8253可编程定时/计数0000H;7FFFH;65535;FFF器,在初始化时写入的FH

最大计数初值是 ( )。2

8253可编程定时/计数器,在初始化时写入的最大计数初值是 ___。2

8255A方式选择控制字中方式0;方式1;方式2;方D6 D5表示A口的工作方式3

式当其值为00时,表示A口工作在()。

2

8255A方式选择控制字中方式0;方式1;方式2;方D6 D5表示A口的工作方式3

式当其值为01时,表示A口工作在()。

2

8255A方式选择控制字中方式0;方式1;方式2;方D6 D5表示A口的工作方式3

式当其值为1*时,表示A口工作在()。

2

8255A方式选择控制字中D6 D5表示A口的工作方式当其值为00时,表示A口工作在方式___。2

8255A方式选择控制字中D6 D5表示A口的工作方式当其值为01时,表示A口工作在方式___。

填空题2填空题2单选题2单选题2填空题2填空题2单选题2单选题2填空题2填空题2单选题22

8255A方式选择控制字中D6 D5表示A口的工作方式当其值为1*时,表示A口工作在方式___。2

I/O寻址方式中,地址号小于___时,可采用直接寻址。

2

8255A方式选择控制字中输入;输出;即输入又输D4表示A口工作在输入还出;既不输入也不输出

是输出,当其值为0时,表示A口工作在()。2

8255A方式选择控制字中输入;输出;即输入又输D4表示A口工作在输入还出;既不输入也不输出

是输出,当其值为1时,表示A口工作在()。2

8255A方式选择控制字中D4表示A口工作在输入还是输出,当其值为0时,表示A口工作在___。2

8255A方式选择控制字中D4表示A口工作在输入还是输出,当其值为1时,表示A口工作在___。2

8255A方式选择控制字中输入;输出;即输入又输D3表示PC7-PC4工作在输出;既不输入也不输出

入还是输出,当其值为0时,表示PC7-PC4工作在()。

2

8255A方式选择控制字中输入;输出;即输入又输D3表示PC7-PC4工作在输出;既不输入也不输出

入还是输出,当其值为1时,表示PC7-PC4工作在()。

2

8255A方式选择控制字中D3表示PC7-PC4工作在输入还是输出,当其值为1时,表示PC7-PC4工作在___。

2

8255A方式选择控制字中D3表示PC7-PC4工作在输入还是输出,当其值为0时,表示PC7-PC4工作在___。

2

8255A方式选择控制字中方式0;方式1;方式2;方D2表示B口的工作方式当式3

其值为0时,表示B口工作在()。

单选题2填空题2填空题2单选题2单选题2填空题2填空题2单选题2单选题2填空题22

8255A方式选择控制字中方式0;方式1;方式2;方D2表示B口的工作方式当式3

其值为1时,表示B口工作在()。

2

8255A方式选择控制字中D2表示B口的工作方式当其值为0时,表示B口工作在方式___。

2

8255A方式选择控制字中D2表示B口的工作方式当其值为1时,表示B口工作在方式___。

2

8255A方式选择控制字中输入;输出;即输入又输D0表示PC3-PC0工作在输出;既不输入也不输出

入还是输出,当其值为0时,表示PC3-PC0工作在()。

2

8255A方式选择控制字中输入;输出;即输入又输D0表示PC3-PC0工作在输出;既不输入也不输出

入还是输出,当其值为1时,表示PC3-PC0工作在()。

2

8255A方式选择控制字中D0表示PC3-PC0工作在输入还是输出,当其值为0时,表示PC3-PC0工作在___。

2

8255A方式选择控制字中D0表示PC3-PC0工作在输入还是输出,当其值为1时,表示PC3-PC0工作在___。

2

8255A C端口置1/置0控PC0=1;PC0=0;PC1=1;PC制字格式如下

1=0

00000001,表示()。2

8255A C端口置1/置0控PC0=1;PC0=0;PC4=1;PC制字格式如下

4=0

00001000,表示()。2

8255A控制字分为方式选择控制字和C端口置1/置0控制字,初始化时如果选择C端口置1/置0控制字则D7应为___。

填空题2单选题2单选题2单选题2单选题2填空题2填空题2填空题2填空题2单选题2单选题2填空题2填空题2填空题22

8255A控制字分为方式选择控制字和C端口置1/置0控制字,初始化时如果选择方式选择控制字则D7应为___。

2

8255A引脚A1、A0为端口A端口;B端口;C端口;控选择信号,当A1A0=00时制端口

选中()。

2

8255A引脚A1、A0为端口A端口;B端口;C端口;控选择信号,当A1A0=01时制端口

选中()。

2

8255A引脚A1、A0为端口A端口;B端口;C端口;控选择信号,当A1A0=10时制端口

选中()。

2

8255A引脚A1、A0为端口A端口;B端口;C端口;控选择信号,当A1A0=11时制端口

选中()。

2

8255A引脚A1、A0为端口选择信号,当A1A0=00时选中___端口。

2

8255A引脚A1、A0为端口选择信号,当A1A0=01时选中___端口。

2

8255A引脚A1、A0为端口选择信号,当A1A0=10时选中___端口。

2

8255A引脚A1、A0为端口选择信号,当A1A0=11时选中___端口。

2

8255A有两组控制电路,端口A和端口C的高4位;其中A组控制电路控制端口A和端口C的低4位;()。

端口B和端口C的高4位;端口B和端口C的低4位

2

8255A有两组控制电路,端口A和端口C的高4位;其中B组控制电路控制端口A和端口C的低4位;()。端口B和端口C的高4位;

端口B和端口C的低4位

2

8255A有两组控制电路,其中A组控制电路控制端口___和端口C的高4位。2

8255A有两组控制电路,其中B组控制电路控制端口___和端口C的低4位。2

8255A有两组控制电路,其中A组控制电路控制端口A和端口C的___4位。

填空题2填空题2单选题2单选题2单选题2单选题2单选题2单选题22

8255A有两组控制电路,其中B组控制电路控制端口B和端口C的___4位。2

设8253的计数器用于对外部事件记数,计满100后输出一跳变信号,若按二进制方式计数,则写入计数初值的指令为MOV AL,___和OUTPORT,AL。

2

对可编程接口芯片进行RD=0;WR=0;RD=0或读/写操作的必要条件是WR=0;CS=0()。

2

8255A引脚信号

CPU向数据口写数

WR=0,CS=0,A1=1,A0=1据;CPU向控制口送控制时,表示()。

字;CPU读8255A控制口;无效操作

2

8255A引脚信号

CPU向数据口A写数WR=0,CS=0,A1=0,A0=0据;CPU向控制口送控制时,表示()。

字;CPU读8255A控制口;CPU向数据口B写数据

2

8255A引脚信号

CPU向数据口A写数WR=0,CS=0,A1=0,A0=1据;CPU向控制口送控制时,表示()。

字;CPU读8255A控制口;CPU向数据口B写数据

2

8255A引脚信号

CPU向数据口A写数RD=0,CS=0,A1=1,A0=0据;CPU向控制口送控制时,表示()。

字;CPU读8255A控制口;CPU向数据口C写数据

2

8255A引脚信号

CPU向数据口A写数RD=0,CS=0,A1=0,A0=0据;CPU向控制口送控制时,表示()。

字;CPU读8255A数据口A;CPU向数据口B写数据

单选题2单选题2填空题2填空题2填空题2问答题42

8255A引脚信号

CPU向数据口A写数RD=0,CS=0,A1=0,A0=1据;CPU向控制口送控制时,表示()。

字;CPU读8255A数据口B;CPU向数据口B写数据2

8255A引脚信号

CPU向数据口A写数RD=0,CS=0,A1=1,A0=0据;CPU向控制口送控制时,表示()。

字;CPU读8255A数据口C;CPU向数据口B写数据

2

模/数转换器的性能指标主要有___、精度和转换时间。

2

模/数转换器的性能指标主要有分辨率、___和转换时间。

2

模/数转换器的性能指标主要有分辨率、精度和___。

5

设某8253通道1工作在方式0,按BCD方式计数,计数初值为400,通道0—控制寄存器的端口地址依次为80H~83H,试写出8253的初始化程序。(8253方式控制字:D7D6:计数器选择;D5D4:读写控制;D3D2D1:工作方式选择D0:计数方式选择)

问答题4问答题4问答题45

某一8255A芯片的端口地址为90H~93H,现设置该接口芯片的PA口为基本输入方式、PB口为基本输出方式,PC口为输入方式,其方式选择控制字如下:D7=1,D6 D5A口工作方式,D4 A口输入输出,D3 PC7-PC4输入输出,D2 B口工作方式,D1 B口输入输出,D0 PC3-PC0输入输出。执行如下程序段后,PB口输出何种波形?L1:MOV AL,01H OUT 91H,AL CALL D20MS;延时20ms

MOV AL,00H OUT 91H,AL CALL D20MS;延时20ms

JMP L1

2

8253的计数器2工作于方式2,其计数时钟CLK2,为100KHz,输出信号OUT2作定时中断申请,定时间隔为8ms,试计算其计数初值N?

5

某系统中有一片8253,其四个端口地址为310H,312H,314H,316H,计数脉冲频率为 1MHz、BCD码计数,试编写计数器0输出频率为2KHz方波的初始化程序。(8253方式控制字:D7D6:计数器选择;D5D4:读写控制;D3D2D1:工作方式选择D0:计数方式选择)

问答题4问答题2问答题

2

单选题2单选题2单选题2单选题2单选题2单选题25

假如8259A已被编程,ICW2=0AH,若连接在8259A的IR3端的外设提出中断申请,它的中断向量的存放地址是什么?

5计算机有哪些主要应用领域?

5

什么叫微处理器?什么叫微型计算机?什么叫微型计算机系统?

2

PC机硬件系统从逻辑上看主运算器;键盘;显示器;总线要由CPU、内存储器、外存储器、输入设备、输出设备以及( )组成。2

一个完整的计算机系统通常应包括?

系统软件和应用软件;计算机及其外部设备;硬件系统和软件系统;系统硬件和系统软件

2

Inter 8086微处理器是( )8;16;32;46位处理器?

2

计算机的外部设备是指?

软盘、硬盘驱动器;输入输出设备;电源及机箱;RAM及ROM2

世界上第一台电子数字计算1936;1946;1956;1975

机研制成功的时间是? 年

2

从第一代电子计算机到第四艾仑.图灵;罗伯特.诺依斯;代计算机的体系结构都是相比尔.盖茨;冯.诺依曼

同的,都是由运算器、控制器、存储器以及输入输出设备组成的,称为 体系结构。

单选题2单选题2单选题2单选题2单选题2单选题3单选题2单选题2单选题2单选题2单选题2单选题2填空题2填空题22计算机软件是指 。

计算机程序;源程序和目标程序;源程序;计算机程序及其有关文档

2

我们通常所说的“裸机”指只装备有操作系统的计算机;的是 。

不带输入输出设备的计算机;未装备任何软件的计算机;计算机主机暴露在外

2

在软件方面,第一代计算机机器语言;高级程序设计语言;主要使用的是 。数据库管理系统;BASIC和FORTRAN

2

运算器由很多部件组成,其数据总线;算术逻辑单元;累加核心部分是?

器;多路开关

2

计算机系统软件中的汇编程汇编语言源程序;编辑程序;翻序是一种?

译程序;将高级语言程序转换成汇编语言程序的程序2

下列叙述中,正确的说法编译程序、解释程序和汇编是?

程序不是系统软件;故障诊断程序、排错程序、人事管理系统属于应用软件;操作系统、财务管理程序、系统服务程序都不是应用软件;操作系统和各种程序设计语言的处理程序都是系统软件2下面哪个软属系统软件?

字处理软件;MIS;电子表格;Widows98

2

世界上第一台电子数字计算ENIAC;EDSAC;UNIVAC;EDVAC

机取名为?

2

计算机的发展阶段通常是按内存容量;电子器件;程序设计算机所采用的 来划分计;操作系统的?

2

一个完整的计算机系统通常系统软件和应用软件;计算机应包括?

及其外部设备;硬件系统和软件系统;系统硬件和系统软件2

计算机的软件系统一般分为系统软件和应用软件;操作系两大部分。

统和计算机语;程序和数据;DOS和Windows

2

用高级语言编写的程序只能在基本种计算机上运行;。

无需经过编译或解释,即可被计算机直接执行;具有通用性和可移植性;几乎不占用内存空间

2

第四代计算机采用的电子器件是___。

24GB=___MB。

填空题22

与十进制数267等值的八进制填空题3填空题3填空题

3

填空题3填空题

3

填空题3填空题3填空题

3

填空题3填空题3问答题2数是___。

28086CPU由___和___组成。28086有___根地址线,可直接寻址___内存空间

2

在8086CPU中,由于BIU和EU分开,所以___和___可以重叠操作,提高了CPU的利用率。

28086中,BIU部件完成___功能,EU部件完成___功能。2

当对堆栈操作时, 8086 会自动选择___值作为段基值,再加上由___提供的偏移量形成物理地址。

2

8086 总线接口部件中有四个段寄存器,它们分别是___,___,___,___

28086 CPU中的状态标志是___,___,___,___,___,___2

8086 CPU通过___寄存器和___寄存器能准确找到指令代码

2

在8086CPU的9个标志位中,有3位为控制标志,它们是DF,TF及___

2

在Intel80x86系统中,若一个32位(4字节)的存储字11223344H的地址为10000H,则10000H的字节单元内容___,10003H的字节单元内容为___

5

8086内部的寄存器由哪几种类型组成?各自的作用是什么?

问答题4问答题2问答题2问答题2问答题2问答题25

8086是多少位的系统?在数据总线上是怎么实现的?

5

806微处理器的字长是多少?能直接访问的存储单元有多少字节?

5

8086微处理器内部有哪两个部件?各部件的主要作用是什么?

5

下列各情况影响哪些标志位?其值是什么?(1) 出现溢出;(2) 结果为零;(3) 结果为负数;

5

下列各情况影响哪些标志位?其值是什么?

(1) 按单步方式处理;(2) 有辅助进位;

5

8086系统中,下一条指令所在单元的物理地址如何计算?

问答题2问答题3问答题2问答题4问答题3问答题35

下列各情况影响哪些标志位?其值是什么?(1) 开中断;(2) 有借位;

(3) 结果中有七个“1”。5

8088微处理器的逻辑地址是由哪几部分组成的?怎样将逻辑地址转换为物理地址?

5

如果一个程序在执行前(CS)=0A7F0H,(IP)=2B40H,该程序的起始地址5

如果一个堆栈是从地址1250:0100开始,(SP)=0052H,试回答以下问题:(1) SS段的段地址是多少?

(2) 栈底的物理地址是多少?

(3) 存入字数据后,SP的5

8086是多少位的微处理器?为什么?

5

EU与BIU各自的功能是什么?如何协同工作?

问答题3问答题35

8086/8088与其前一代微处理器8085相比,内部操作有什么改进?

5

8086/8088微处理器内部有那些寄存器,它们的主要作用是什么?

问答题35

8086对存储器的管理为什么采用分段的办法?问答题3单选题2单选题

3

单选题2单选题

2

单选题2单选题28

5

在8086中,逻辑地址、偏移地址、物理地址分别指的是什么?具体说明。

28086 CPU内标志寄存器中的9位;6位;3位;16位控制标志位占?

2

相邻段地址之间的最小距离16个字节;64K字节;1K字为?

节;256字节

28086系统中,地址FFFF0H是偏移地址;物理地址;有效地址;____地址?

段地址

2

下列8086CPU标志寄存器FROF;IF;AF;PF

的标志位中,不属于状态标志位的是( )

2

8086 CPU内有指示下条指令有效地址的指示器是( )

IP;SP;BP;SI

2

8086/8088 CPU内部有一个始SP;CS;IP;BP终指示下条指令偏移地址的部件是?

单选题2单选题

2

单选题3单选题3单选题3单选题

3

单选题3单选题3单选题2单选题2单选题3单选题3单选题3单选题32堆栈的工作方式是?

先进先出;随机读写;只能读出,不能写入;后进先出

2

已知8086CPU内部

4000H;5000H;13000H;23000H

CS=1000H,DS=2000H,IP=3000H,则将要执行指令的代码存放在内存单元中的地址为?

2

从8086CPU的内部结构上看,控制器和20位物理地址加法它是由哪两部分组成?器;运算器和总线接口;执行

单元和总线接口单元;控制器和运算器2

堆栈是一段( )的内存数据区域先进先出;进出顺序有程序员

确定;先进后出;后进后出2SP的作用是用来表示?栈底指针;栈顶指针;下一条执行指令的地址;段基地址2

控制器的功能是?

产生时序信号;从主存取出指令并完成指令操作码译码;从主存取出指令、分析指令并产生有关的操作控制信号;取指令

2运算器的主要功能是?

算术运算;逻辑运算;算术运算与逻辑运算;函数运算2

8086能够访问的存储空间的64k;1M;256;16M

大小是( )。

28086/8088的状态标志有?3;4;5;6

28086/8088的控制标志有?1;2;3;4

2

8086/8088可用于间接寻址的2;4;6;8寄存器有?个

2

现行数据段位于存储器

BOOOH,1000H;O0OOH,BOOOOH到BOFFFH字节单元,OFFFH;BOOOH,

则段寄存器DS的内容及该段OFFFH;BOOOH,OOFFH

长度(字节数)分别为?

2

()不属于8086微处理器内的功能部件?

累加器;算术逻辑部件;标志寄存器;内存储器.

2

8086微处理器的偏移地址是芯片地址引线送出的20位地指 ()?

址码;段内某单元相对段首地址的差值;程序中对存储器地址的一种表示;芯片地址引线送出的16位地址码.

单选题2单选题3单选题3填空题2填空题2填空题

3

填空题2填空题

3

填空题3填空题3填空题3填空题3填空题3填空题

3

填空题3填空题3填空题32CPU主要包括?

控制器;控制器、运算器、cache;运算器和主存;控制器、ALU和主存

2

在CPU中跟踪指令后继地址的主存地址寄存器;程序计数寄存器是?器;指令寄存器;状态条件寄

存器2

运算器虽有许多部件组成,数据总线;算术逻辑运算单但核心部件是?

元;多路开关;累加寄存器

2

在8086 CPU中,总线接口部件(BIU)的功能是__,执行部件(EU)的功能是__。

2在8086中,一条指令的物理地址是由__相加得到的。2

8088在访问4个当前段时,代码段及堆栈段的偏移量分别由__,__提供

2 8086系统最多可管理__字节存储单元。

2

CPU中的总线接口部件BIU,根据执行部件EU的要求,完成__与__或__的数据传送。2

对于8086/8088CPU,设有物理地址00400H,试写出其两种不同的逻辑地址__,__。2

设有逻辑地址1234H:

1234H,试写出其对应的物理地址__。

2

8086中的BIU由__个__位段寄存器、一个__位指令指针、__字节指令队列、__位地址加法器和控制电路组成。2

8086/8088的执行部件EU由__个通用寄存器、__个专用寄存器、一个标志寄存器等构2根据功能不同,8086的标志位可分为__标志和__标志。2

8086CPU复位时, 寄存器 CS值为__, 寄存器 IP的值为__2

8086CPU的8个8位通用寄存器名

为,__,__,__,__,__,__,__2

若SS = 3240H, SP = 2000H,栈顶的实际地址为__

2

8086/8088构成的微机中,每个主存单元对应两种地址:__和__。

填空题3填空题3填空题

3

填空题3填空题

3

填空题3填空题

3

填空题3填空题3填空题3填空题3填空题3填空题

3

填空题3填空题3填空题3填空题

3

2

物理地址是指实际的__位主存单元地址,每个存储单元对应唯一的物理地址,其范围是__。

2逻辑地址由段地址和__ 组成。其中的段地址是由__存储2

8086CPU从偶地址读写两个字节时,需要__个总线周期;从奇地址读写两个字节时,需要__个总线周期。28086CPU的MN/MX引脚的作用是__

2

8086CPU中典型总线周期由__个时钟周期组成,如有必要时,可以在__后插入1个或多个TW等待周期

28086中引脚BHE信号有效的含义表示__

2

8086正常的存储器读/写总线周期由__个T状态组成,ALE信号在__状态内有效

28086的ALE引脚的作用是__2

8086/8088 CPU复位后,指令从__H(逻辑地址)处开始执行。

2

在8086读存储器周期中,采样Ready线的目的是__2

时钟周期是CPU的时间基准,它由计算机的__决定,若8086的时钟周期为250ns,则基本总线周期为__

28086CPU主频若为5MHz,那么它的典型总线周期是__

2

从CPU的NMI引脚产生的中断叫做__,它的响应不受__的影响。

2

8086CPU的存储器采用奇偶分体的结构方式,CPU使用__和__作为奇偶存储器存储体的选择信号

28086的ALE引脚的作用是___2在8086读存储器周期中,采样Ready线的目的是___

2

当存储器的读出时间大于CPU所要求的时间,为保证CPU与存储器的周期配合,就需要用___信号,使CPU插入一个___状态

填空题3填空题3填空题3填空题3单选题3单选题3单选题

3

单选题3单选题3单选题

3

单选题3单选题3单选题3单选题

3

单选题3单选题32

CPU访问存储器进行读写操作时,通常在___状态去检测READY ,一旦检测到READY无效,就在其后插入一个___周期。

2

8086 CPU工作在最大模式下,提供给存储器及I/O接口电路的读写信号是由___芯片输出的。

2

8086 CPU的基本总线周期由4个时钟周期组成,分别以___,___,___,___表示。

2

8086 CPU在执行IN AL,DX指令时,在总线周期的___状态,往地址总线上送端口地址DX。在___状态,往控制总线上送RD信号。

28086CPU在加电复位后,执行00000H;0FFFFH;FFFF0H;FFFF的第一条指令的地址为?

FH

28086CPU的40根引脚中,有?21;1;2 ;24

个是分时复用的。

2

8086 CPU在( )时刻采样T3下降沿;T3上升沿;T2下降READY信号决定是否插入等待沿;T2上升沿

周期?

28086CPU工作在最大模式还是DEN;NMI;MN/MX;ALE最小模式取决于? 信号

28086CPU可屏蔽中断 INTR为(低电平;高电平;上升沿触发;) 时, CPU获得中断请求.下降沿触发

2

8086执行OUT DX,AL指令时M/IO输出高电平、WR输出高其引脚( )。

电平;M/iO输出低电平,RD输出低电平;M/IO输出低电平、WR输出低电平;M/IO输出高电平、RD输出高电平2

8086CPU用?信号的下降沿在DEN;M/IO;ALE;READY

T1结束时将地址信息锁存在地址锁存器中。

2

系统总线地址的功能是?

选择主存单元地址;选择进行信息传输的设备;选择外存地址;指定主存和I / O设备接口电路的地址

2 8086一个基本总线周期至少 2;3;6;4包括 () 时钟周期.

2

8086CPU系统最大工作方式1;2;3;4时,为了实现地址锁存,至少需配置地址锁存器芯片74LS373 (或8282)的片数是?

2

8086CPU的寄存器中,通常AX;BX;CX;DX用作数据寄存器,且隐含用法为I/O端口的间址寄存器2

8086CPU在收到中断请求信INTR信号;INTA信号;HOLD号,进入中断响应周期以后,信号;HLDA信号必须向中断源发出的信号是?

单选题4单选题3单选题3单选题3单选题

4

单选题3单选题3单选题3单选题3问答题3问答题32

若8086 CPU主频为8MHz,则200ns;500ns;125ns;250ns

其基本总线周期为( )

2

8088 CPU用来区分是访问内MRDC;RD;M/IO;DEN

存还是访问I/O端口的控制信号是?

2Reset信号到来后,8086 CPU00000H;FFFFFH;FFFF0H;0FF的启动地址为?

FFH

2RESET信号有效后,8086 CPU00000H;FFFFFH;FFFF0H;0FF执行的第一条指令地址为?FFH

2

8086执行指令 MOV AL,0,0;0,1;1,0;1,1

[BX],其中(BX)=2041H时,BHE和A0的输出是()。

2

8086在最小模式下,分时使DEN;ALE;BHE;DT/ R

用AD0-AD15,所以必须外接地址锁存器,当总线上为地址信息时,通过( )将地址送入地址锁存器。

2

8086在响应外部HOLD请求转入特殊中断服务程序;进入后,( )。

等待周期;只接收外部数据;所有三态引脚处于高阻,CPU放弃对总线控制权2

CPU在执行OUT DX,AL指令IOR;IOW;MR;MW

时,CPU往控制总线上送()信号。

2

选择8086最小工作方式和最内存容量不同;I/O端口数不大工作方式的主要区别是同;处理器个数不同;数据总线()位数不同5

怎样确定8086的最大或最小工作模式?

5

8086被复位以后,有关寄存器的状态是什么?微处理器从何处开始执行程序?

问答题3单选题3单选题3单选题3单选题3单选题3单选题3单选题3单选题3单选题2单选题

3

填空题3填空题3填空题3填空题3问答题

3

5

8086的复位信号是什么?有效电平是什么?CPU复位后,寄存器和指令队列处于什么状态?

2

8086CPU在进行读内存操作00;01;10;11

时,控制信号M/IO 和DT/R是( )?

2

当8086CPU采样到READY=0,执行停机指令;插入等待周期;则CPU将( )?

执行空操作指令;重新发送地址码

2

8086系统在最大模式增加总提高总线驱动能力;控制协处线控制器8288的目的是?理器工作;解决总线的共享控

制和产生总线控制信号;以上都不是

2

8086/8088 CPU系统中最大模提高总线控制能力;提高总线式下增加总线控制器8288的驱动能力;控制协处理器;解决目的是( )?总线共享控制问题

2

8086微机系统中在最大模式控制处理器工作;解决总线共下增加总线控制器8288的目享和产生控制信号;提高总线的是 ?驱动能力;以上都不是

2

微机控制总线上传送的是?存储器和I/O设备向CPU传送

的状态信号;存储器和I/O接口的地址;CPU向存储器和I/O接口发出的命令信号;A和C

2

对存储器访问时,地址线有数据线较先有效;二者同时有效和数据线有效的时间关系效;地址线较先有效;同时高应该是?电平

2

系统总线中控制线的功能是?提供主存、I / O接口设备的

控制信号响应信号;提供数据信息;提供时序信号;提供主存、I / O接口设备的响应信

28086CPU读数据操作在总线周T1;T1, T2;T2, T3;T3, T4期的( ) 时刻.

2

8086的内存空间和I/O空间是单独编址的,分别是1MB和( )。64KB;单独编址的,都是1MB;

统一编址的,都是64KB;统一编址的,都是1MB

2

微处理器的执行工作可分作三种类型的周期__,__,__.2

8086/8088 CPU工作在最大模式时,总线控制器产生控制信号的依据是__。

2

8086中地址/数据线分时复用,为保证总线周期内地址稳定,应配置__。

28086系统中为提高总线驱动能力,应配置__

5

什么是总线周期?一个基本的总线周期由多少个T构成?

问答题3问答题35

8086基本总线周期是如何组成的?各状态中完成什么基本操作?

5

结合8086最小模式下总线操作时序图,说明ALE、M/IO#、DT/R#、RD#、READY信号的功能。

问答题4问答题4问答题3单选题3单选题35

什么是总线请求?8086在最小工作模式下,有关总线请求的信号引脚是什么?

5

简述在最小工作模式下,8086如何响应一个总线请求?

5

什么是8086CPU的总线周期,它至少需要由几个T状态(时期周期)组成?在什么情况下需要在总线周期中插入等待周期Tw,Tw应插入在哪里?

2

现有 4K × 8 位的 RAM 芯12;13 ;11 ;10片,它所具有的地址线条数应是? 条

2

需要进行刷新的存储器是( )SRAM;DRAM;ROM;EPROM。

单选题3单选题4单选题2单选题2单选题3单选题3单选题3单选题2单选题2单选题3单选题2单选题3单选题2填空题32

采用高速缓存(cache)的目的是( )扩大主存容量;提高CPU运行

速度;提高总线速度;提高主存速度

2

某微机字长16位,其存储器0~16K字;0~32K字;0~

容量为64KB,如果按字编

16KB;0~64KB字址,其寻址范围是?

2

表示主存容量的常用单位为?数据块数;字节数;扇区数;记

录项数2

EPROM是指?

随机读写存储器;可编程只读存储器;只读存储器;可擦除可编程只读存储器

2

采用高速缓存Cache的目的是提高总线速度;提高主存速?度;使CPU全速运行;扩大寻址

空间

2

连续启动两次独立的存储器存取时间;读周期;写周期;存操作之间的最小间隔叫?取周期2

存储器是计算机系统的记忆存储程序;存储数据;存储指设备,它主要用来?

令;上述B)、C)

2

与外存相比,内存的特点是?容量小、速度快、成本高;容

量小、速度快、成本低;容量大、速度快、成本高;容量大、速度快、成本低2

计算机系统中的存贮器系统 RAM存贮器;ROM存贮器;主存是指?

贮器;主存贮器和外存贮器

2

主存贮器和CPU之间增加解决CPU和主存之间的速度匹cache的目的是?

配问题;扩大主存贮器容量;扩大CPU中通用寄存器的数量;既扩大主存贮器容量,又扩大CPU中通用寄存器的数量

2

计算断电会使( )中的信息U盘;RAM;ROM;硬盘丢失?

2

存储器是计算机系统的记忆存放数据;存放程序;存放数设备,它主要用来?据和程序;存放微程序

2EPROM是指__。

读写存储器;只读存储器;闪速存储器;光擦除可编程只读存储器

2

存储器的存取速度可用__和__两个时间参数来衡量,其中后者比前者大

填空题3填空题3填空题3单选题3单选题2单选题3单选题3单选题4单选题4单选题3单选题4单选题2单选题

3

填空题32

在存储器的层次结构中,越远离CPU的存储器,其存取速度__,存储容量__,价格__2

动态存储器DRAM的刷新是指__。

2

SRAM靠__存储信息,DRAM靠__存储信息,为保证DRAM中内容不丢失,需要进行__操作

2

动态RAM的特点是?工作中存储内容会产生变化;

工作中需要动态地改变访存地址;每次读出后,需根据原存内容重写一遍;每隔一定时间,需根据原存内容重写一遍

2

存储单元是指?存放一个二进制信息位的存

贮元;存放一个机器字的所有存贮元集合;存放一个字节的所有存贮元集合;存放两个字节的所有存贮元集合;

2

用 1024 × 1 位 RAM 芯片设计1024;2048;128;256一个 128KB 的存储器系统,问需要有?片芯片组成

2

若用6264SRAM芯片(8K×816;24;32;64位)组成128KB的存储器系统,需要?片6264芯片

2

用2K×4位的RAM芯片组成16K16片和3位;8片和8位;4片和3字节的存储器,共需RAM芯片位;32片和8位和片选地址分别为?

2

设某微机系统地址总线2032片;64片;16片;128片位,存储单元为字节,用64K×1的芯片按全译码方式构成最大容量的存储器,共需存储器芯片数为?

2

RAM 6116芯片有2K×8位的容A0~A15和D0~D15;A0~A10量,它的片内地址选择线和和D0~D7;A0~A11和D0~数据线分别是?D7;A0~A11和D0~D152

连接到64000h~6FFFFh地址范8片;6片;10片;12片围上的存储器是用8k×8 RAM芯片构成的,该芯片要?片

26166为2Kx8位的SRAM芯片,11;12;13;14它的地址线条数为?

2

某SRAM芯片,存储容量为64K64,16; 16,64;64,×16位,该芯片的地址线和8;16,16数据线数目为?

2

用8K×8位的RAM芯片组成16K×16的存储器时,所需的RAM芯数___

填空题3填空题4填空题3填空题

3

填空题3填空题4填空题2问答题4问答题2问答题52

用8K×8位的RAM芯片组成16K×16的存储器时,片内地址和产生片选信号的地址分别为___位和___位

2

用2K×8位的RAM芯片构成32K×16位的存储器,共需RAM芯片数、片内地址位数、产生片选信号的地址位数分别为___,___,___。

2在存储器系统中实现片选的方法有___,___,___三种。2

用2K×8的SRAM芯片组成32K×8的存储器,共需SRAM芯片___片,产生片选信号的地址需要___位。

2

设微机的地址总线为16位,其RAM存储器容量为32KB,首地址为4000H,且地址是连续的,则可用的最高地址是___。

2

现用2Kx8位的静态RAM芯片构成8Kx16位存储器,供需此种芯片___片,若CPU输出的地址信号为20位,则可用于进行片选译码的片外地址为___2

2114为 1024 X 4的RAM存储器芯片, 组成 8KB主存储器需要___片2114.

5

用16K×8位的RAM芯片和译码器74LS138构成64K×8的RAM存储器,与具有64KB寻址空间的CPU相连,画出该存储器与CPU的连接图,计算共需芯片总数、片内地址位数、产生片选信号的地址数及各芯片的地址范围。

5

有一2764EPROM芯片有12条地址总线,请计算芯片的地址范围(起始地址为

5

用8K×8位的RAM芯片,8K×8位的EPROM芯片和3-8译码器74LS138构成一个16K×16位的RAM和16K×16位的ROM存储器,8086工作在最小模式,各需要多少芯片?画出该存储器的组成框图及其与CPU的连接图,写出各芯片的地址

问答题3问答题3单选题3单选题3单选题3单选题3单选题3单选题3单选题3单选题

3

单选题3单选题35

在对存储器芯片进行片选时,全译码方式、部分译码方式和线选方式各有何特点?

5

一个具有14位地址8位数据线的存储器,能存储多少字节数据,若由8k×4的芯片组成,共需多少芯片?

2

设DS=8225H,DI=3942H,指85B92H;86192H;BB690H;1216令NEG BYTE PTR[DI]操9H作数的物理地址是?

2

指令MOV AX,[BX][SI]中源操作数的寻址方式是?寄存器间接寻址;变址寻址;

相对寻址;基址变址寻址

2

8086/8088中除?两种寻址方立即寻址和直接寻址;寄存器式外,其它各种寻址方式的寻址和直接寻址;立即寻址和操作数均在存储器中

寄存器寻址;立即寻址和间接寻址

2执行指令PUSH BX 后,堆栈SP-1;SP-2;SP+1;SP+2指针SP的变化为?

2指令 MOV [BX][SI] , AX寄存器寻址;基址变址相对寻中目标操作数的寻址方式为?址;基址变址寻址;变址寻址2执行指令POP BX 后,堆栈SP-1;SP-2;SP+1;SP+2指针SP的变化为?

2指令MOV AX, MASK[BX][SI]寄存器寻址;变址寻址;基址中源操作数的寻址方式为?变址寻址;相对基址变址寻址2

MOV AX,ES:[BX][SI]的源16d×(DS)+(BX)+(SI);16d×操作数的物理地址是?

(ES)+(BX)+(SI);16d×(SS)+(BX)+(SI);16d×(CS)+(BX)+(SI)2

执行下列两条指令后,标志为0;变反;为1;不变

位CF为

MOV AL, FFH ADD AL, 01H

2

条件转移指令“JS”的转移SF=0;SF=1;CF=0;CF=1

条件是?

单选题3单选题3单选题

3

单选题3单选题3单选题

3

单选题3单选题3单选题

3

单选题3单选题3单选题3单选题3单选题3单选题

3

单选题3单选题32

在下面80x86指令中,合法的ADD[BX],01H;SHL CL,AX;OUT是?258H,AL;MOV BX,01H2指令MOV AX,[3070H]中源操寄存器寻址;直接寻址;立即作数的寻址方式为?

寻址;间接寻址

2

已知一个8位寄存器的数值为01100101;10010111;011001111001011,将该寄存器逻辑1;10010110

左移一位后,结果为?

2

设有二进制数x=-1101101,11101101;10010011;0001001若采用8位二进制数表示,则1;10010010

[x]补=?

2若二进制数为1111.101,则15.625;15.5;14.625;14.5相应的十进制数为?

2

下列指令中源操作数的寻址MOV AX, BX;MOV BX,方式所指出的操作数在存储1000H;MOV AX, [BX];MOV单元中的有()。其中NUM定义BX, OFFSET NUM

为:NUM DW 1000H

2

下列指令中源操作数的寻址 MOV AX, ARRAY;MOV AX,方式所指出的操作数在存储BX;MOV BX, OFFSET单元中的有() 。其中ARRAYARRAY;MOV BX, 10

定义为:ARRAY DW 10DUP(1, 2, 3)

2对应物理地址143F0H,不可143F:0000;1200:23F0H;1410能的逻辑地址为()。

:02F0H;1410:00F0H2假设(AL)=64H,如果执行2EH;40H;42H;4AH

指令XOR AL, BL后,(AL)=4AH,那么BL的值应为()。2数组ARRAY DW 12H DUP576H;576;288H;288

(10H DUP (0AFH) ) 定义的字节数为()。

2假设对AL和BL中的带符号数 JC;JO;JS;JZ

执行SUB AL,BL指令,若结果为负则转移,要使用指令()2

十六进制数5BF.C8转换成二11011100111111101B;010111进制数是?

011011.01101B;010110111111.11001B;010111011011.11001B

2八进制数35.54转换成十进制29.1275B;29.2815B;29.0625数是?B;29.6875B

2十进制负数-61的八位二进制01000010B;01010000B;11000反码是?010B;11010000B2

下列指令中,能完成将AL寄1;2;3;4存器清零的有( )条。

CMP AL,AL ; SUBAL,AL ; XOR AL,AL; MOV AL,0

2

有一个八位二进制数的补码-3;-2;509;253是11111101,其相应的十进制数是 ?

2

已知英文小写字母d的ASCII103;104;105;106码为十进制数100,则英文小写字母h的ASCII码为十进制数?

单选题3单选题3单选题3单选题3单选题3单选题3单选题3单选题3单选题3单选题3单选题32

有下列程序段:

REP MOVSB;REP LODSB;REPAGAIN:MOV ES:[DI],ALSTOSB;REPE SCASB

INC DI

LOOP AGAIN

下列指令中 可完成与上述程序段相同的功能。2

寄存器间接寻址方式中,操通用寄存器;堆栈;主存单元;作数在?中

段寄存器

2

用汇编语言编写的程序需要编译程序;解释程序;操作系经过( )翻译成机器语言后,统;汇编程序

帮能在计算机中执行。

2

MOV AX,ES:[BX][SI]的源16d×(DS)+(BX)+(SI);16d×操作数的物理地址是?(ES)+(BX)+(SI);16d×

(SS)+(BX)+(SI);16d×(CS)+(BX)+(SI)

2INC指令不影响?标志OF;CF;SF;ZF

2

1;2;0;不定

“先工作后判断”的循环结构中,循环体执行的次数最少是?次

2

假定(SS)=2000H,(SP)20102H;20101H;200FEH;200F=0100H,(AX)=2107H,执FH行指令PUSH AX后,存放数据21H的物理地址是?2

执行下列程序:99;100;101;102MOV AX,0MOV BX,1MOV CX,100A:ADD AX,BX INC BX LOOP A HLT

执行后的结果为(BX)=。

2

程序控制类指令的功能是? 进行算术运算和逻辑运算;

进行主存与CPU之间的数据传送;进行CPU和I / O设备之间的数据传送;改变程序执行顺序

2

交换寄存器SI、DI的内容,PUSH SI PUSH DI POP正确的程序段是?

SI POP DI;PUSH SIPUSH DI POP DI POP

SI;MOV AX,SI MOV SI,AX MOV DI,AX;MOVAX,SI MOV BX,DI

XCHG BX,AX

2

字节变量ARRAY偏移地址(或LDS BX,ARRAY;MOV BX,有效地址)送寄存器BX的正OFFSET ARRAY;LES BX,确结果是?ARRAY;MOV BX,ARRAY

单选题4单选题4单选题4单选题4单选题

4

单选题4单选题4单选题4单选题4单选题32

有下列指令:60H;00H;04H;A0H

MOV AX,1234HMOV CL,4ROL AX,CLDEC AXMOV CX,4MUL CXHLT

执行这些指令后,寄存器AL的值是 ?2

有下列指令:

00ABH;00BAH;4142H;4241H

STR1 DW ‘AB’

STR2 DB 16 DUP(?)CNT EQU ¥-STR1 MOV CX,CNT MOV AX,STR1 HLT

执行这些指令后,寄存器AX的值是?

2寄存器间接寻址方式中,操通用寄存器;堆栈;存储单元;作数在?中

段寄存器

2哪个寻址方式的跨段前缀不DS:[BP];DS:[SI];DS:可省略?

[DI];SS:[BP]

2

假设(SS)=2000H,(SP)20014;20011H;20010H;2000F=0012H,(AX)=1234H,执H

行PUSH AX后,() =12H ?

2

OR BX,1000H JNZ NO ;TEST

若要检查BX寄存器中的D12位BX,1000H

是否为1,应该用( )指令 JNZ YES;XOR BX,1000H JZ。YES;AND BX,1000H

JNZ YES

2

含有立即数的指令中,该立累加器中;指令操作码后的内即数被存放在 。存单元中;指令操作码前的内

存单元中;由该立即数所指定的内存单元中

2

下列程序:REP LODSB;REP STOSB;REPENEXT:MOV AL,[SI]SCASB;REP MOVSBMOV ES:[DI],ALINC SIINC DILOOP NEXT

可用指令 来完成该功能。

2

设(AL)=-68,(BL)=86,CF=1;SF=1;OF=1;ZF=1执行SUB AL,BL指令后,正确的结果是 。

2

位操作类指令的功能是对CPU内部通用寄存器或主存______。某一单元任一位进行状态检

测(0或1);对CPU内部通用寄存器或主存某一单元任一位进行状态强置(0或1);对CPU内部通用寄存器或主存某一单元任一位进行状态检测或强置;进行移位操作

单选题4单选题4单选题3单选题3单选题3单选题3单选题3单选题3单选题3单选题32

执行以下程序段:12;34;56;78MOV AX,1234HMOV BX,5678HADD AL,BLDAA

MOV CL,ALMOV AL,AHADC AL,BHDAA

执行后,(CL)= 。

2

将寄存器AX的内容求反的正NEG AX;XOR AX,

确操作是 。

0FFFFH;NOT AX;CMP AX,AX

2

寄存器间接寻址方式中,操 通用寄存器;主存单元;程序作数处在?

计数器;堆栈

2.EXE文件产生在()之后。

汇编 ;编辑;用软件转换;连接

2

在8086/8088系统中,约定用SS,SP,BP;SS,SP,BX于形成堆栈段数据物理地址;DS,BX,BP;DS,SP,BP的寄存器有()。

2

下列四条指令中错误的是()MOV AX,[SI];MOV AX,。

[BP+DI];MOV AX,[DI];MOVAX,[BP—DI]

2

算术右移指令执行的操作是符号位填0,并顺次右移1______。

位,最低位移至进位标志位;符号位不变,并顺次右移1位,最低位移至进位标志位;进位标志位移至符号位,顺次右移1位,最低位移至进位标志位;符号位填1,并顺次右移1位,最低位移至进位标志位 ;

2

把若干个模块连接起来成为汇编程序;连接程序;机器语可执行文件的系统程序是?

言程序;源代码程序

2

使汇编程序执行某种操作的变量;指令;伪指令;宏指令

命令是?

2字符 A的 ASCII码为 41H ,41H;42H;61H;62H

字符 a的 ASCII码为().

单选题3单选题3单选题3填空题3填空题

3

填空题3填空题3填空题3填空题3填空题

3

填空题3填空题3填空题

3

填空题3填空题32

11000110为二进制补码, 该 +198;-198;+58;-58

数的十进制原码为( ).

2

下列指令中, 不正确的指令MOV [BX+SI], AX;MOV是( ).

AX, [BX + SI];MOV AX,SI;MOV AX, [BX + CX]

2

若要使寄存器AL中的高 4 位AND AL, 0FH;AND AL,不变, 低 4 位全为 1 , 使0F0H;OR AL, 0FH;OR AL,用指令?0F0H2汇编语言源程序中的语句可分为两类__,__

2

请指出下列指令中源操作数和目标操作数的寻址方式:ADD 100H[BX][SI] ,DX目标操作数__;源操作数__

2

8086/8088系统中,存储器是分段的,每段最大长度是__字节,段内偏移地址从__到__。

2

8086CPU寻址外设可以有两种方式,一种是__寻址方式,另一种是__寻址方式。2

请指出下列指令中源操作数和目标操作数的寻址方式: ADC BX, [SI] 目标操作数__;源操作数__

2指令“MOV AX,BX”源操作数的寻址方式为__2

设(DS)

=2000H,(DI)=1000H,指令“MOV AX,[DI+2000H]”源操作有效地址为__,物理地址为2

汇编语言源程序中的语句有三种类型,它们是__语句,__语句,__语句。234.75=__ H=__BCD.2

已知DS=2000H,指令INCWORD PTR [0200H]的寻址方式为__

2

执行指令 PUSH AX有 SP=__, 执行指令 POP AX有SP=__

2

和指令 SHL AL, 1功能相同的指令是__

问答题35

源程序如下:MOV AH, 0MOV AL, 9MOV BL, 8ADD AL, BLAAAAAD

DIV AL

结果AL=?AH=?BL=?问答题3问答题3问答题35

源程序如下:

MOV AX, SEG TABLE ;TABLE为表头MOV ES, AX

MOV DI, OFFSETTABLE

MOV AL, „0‟MOV CX, 100CLD

REPNE SCASB5

源程序如下:CMP AX, BXJNC L1JZ L2JNS L3JNO L4JMP L5

设AX=74C3H,

BX=95C3H,则程序最后将转到哪个标号处执行?试说明5

理由。源程序如下:

MOV CX,9 MOV AL,01H MOV SI,1000HNEXT: MOV [SI],AL INC SI

SHL AL,1 LOOP NEXT

试问:执行本程序后有:AL=?;SI=?;CX=?;本程序的功能是?

问答题35

源程序如下:

MOV AL,0B7H

AND AL,0DDH

XOR AL,81H OR AL,33HJP LAB1JMP LAB2

试问:执行程序后AL=?

问答题3问答题3问答题3程序将转到哪一个地址执行?5

源程序如下:

MOV CL,4 MOV AX,[2000H]

SHL AL,CL SHR AX,CL

MOV[2000H],AX

试问:若程序执行前,数据段内(2000H)=09H,

(2001H)=03H, 则执行后有(2000H)=?(2001H)=?5

已有AX=E896H,

BX=3976H,若执行ADDBX,AX指令,则结果BX,AX,标志位CF,OF,ZF各5

有变量定义的伪指令如下:NUMS DW 18 DUP(4DUP(5),23)

VAR DB 'HOW ARE YOU !',0DH, 0AH

试问:NUMS、VAR变量各分配了多少存储字节?

问答题25执行下列程序MOV SP,2000HMOV AX,0F0HMOV SI,1234HMOV DX,5678H问答题2问答题4问答题5PUSH SIPOP DISHL DX,1TEST AX,DXPUSH DXHLT

请问:SP=________;DI=_________。

5

设DS=1000H,AX=1234H,若8086CPU执行完“MOV

[2001H],AX”指令后,试回答下列问题:

(1)目的操作数的物理地址是多少?

(2)目的操作数高8位偏移地址是多少?

(3)AL寄存器中的内容送到哪一个物理地址单元中?

5

假设(DS)=2000H,(BX)=1256H,(SI)=528FH,位移量TABLE=20A1H,(232F7H)=3280H,(264E5H)=2450H,则

执行指令JMP BX后,(IP)=

执行指令JMP

TABLE[BX]{SI}后,(IP)=;

执行指令JMP [BX][SI]后,(IP)=?

5

在1000H单元中有一条二字节指令JMP SHORT LAB,如果其中偏移量分别为30H、6CH、0B8H,则转向地址LAB的值分别为 、 、。

单选题3单选题

3

单选题3单选题3单选题3单选题3单选题

3

单选题3单选题3填空题3填空题3填空题3填空题3填空题

3

填空题42在下列类型的8086CPU中断除法出错中断;可屏蔽中断;不中,中断优先权最低的是?可屏蔽中断;单步中断

2

在8086系统中,规定内存中00000H~003FFH;80000H~地址( )的内存单元存放中803FFH;7F000H~

断服务程序人口地址(即中7F3FFH;FFC00H~FFFFFH断向量),称为中断向量表2

在8086CPU的下列4种中断INTR;INTO;INT n;NMI

中,需要由硬件提供中断类型码的是?

2

发生中断请求的条件是?

一条指令执行结束;一次 I/O操作结束;机器内部发生故障;一次DMA 操作结束

2

中断向量是?子程序入口地址;中断服务程

序入口地址;中断服务程序入口地址的指示器;中断返回地址

2中断号 16H 的中断向量表地58H;60H;62H;64H址的首址为( )

2

8086CPU从I/O端口地址 80HIN AL, 80H;IN AX,

读字节数据应使用指令( )80H;IN 80H, AL;IN 80H,

AX

2

下面是某8086微机内存中的F000:F84D;A019:8ACC;CC8A:部分数据,则中断类型号为19A0;4DF8:00F011H的中断服务程序的入口地址是()。

2

在下列有关中断的描述中,显示器中断是一种可屏蔽中不正确的有()。断;产生硬中断的条件之一是

相应外设的中断屏蔽位为0;开中断时允许CPU响应外设的中断请求;中断发生时CPU清除IF,设置TF。

2

中断类型码为15H的中断,其服务程序的入口地址一定存放在___四个连续的单元中,若这四个单元的的内容为:66H、50H、88H、30H,则其服务程序的入口地址为___。2一个中断向量占___个字节28086外部中断有___和___28086中的指令INTn用___指定中断类型

2

CPU 在指令的最后一个时钟周期检测INTR引脚,若测得INTR为___且IF为___,则CPU在结束当前指令后响应中断请求。

2

类型码为___的中断所对应的中断向量存放在0000H:0058H开始的4个连续单元中,若这4个单元的内容分别为___,则相应的中断服务程序入口地址为5060H:7080H。

问答题3问答题2问答题3问答题35

中断向量表的功能是什么?已知中断类型码分别为12H和0AH,它们的中断向量在中断向量表的地址是什么?

5

8086中断分哪两类?8086可处理多少种中断?

5

8086可屏蔽中断请求输入线是什么?“可屏蔽”的涵义是什么?

5

什么是中断类型码、中断向量、中断向量表?在基于8086/8088的微机系统中,中断类型码和中断向量之间有什么关系?

问答题3填空题3填空题3填空题

3

填空题3填空题

3

填空题3单选题3单选题3单选题3单选题

3

5

什么是硬件中断和软件中断?在PC机中两者的处理过程有什么不同?

2

CPU响应中断,就可转入中断服务程序之中,中断处理要做好__,__,__,__,__,__六件事。

28086 CPU响应可屏蔽中断的条件是__

2

一个完整的中断过程包括__,__,__,__四个阶段。

2中断返回指令IRET总是排在__

2

若某中断向量为08H, 则该中断的中断服务子程序的入口地址在中断向量表中的物理地址范围为__~__。2

已知中断向量表中从60H 地址开始的4个连续单元中的内容为30H、40H、50H、

60H,则该中断对应的类型码为__,中断服务程序入口地2

CPU在中断响应过程中(

识别中断源;断点压栈;获得),是为了能正确地实现中断中断服务程序入口地址;清除返回。

中断允许标志IF

2

8086 CPU在响应中断时顺序CS.IP.PSW;IP.CS.PSW;PSW.C将( )内容压入堆栈。S.IP;PSW.IP.CS

2执行INT n指令或响应中断CS→IP→FR;FR→CS→IP;IP时,CPU保护现场的次序是?→CS→FR;FR→IP→CS

2

CPU响应INTR中断和NMI中开放所有可屏蔽中断;当前访断的相同必要条件是?

问内存结束;总线空闲;当前指令执行结束

单选题3单选题3单选题3单选题

3

单选题3单选题3单选题3单选题

3

问答题3问答题32

在计算机系统中,可用于传地址总线;数据总线;控制总送中断请求和中断相应信号线;都不对

的是?

2

CPU响应INTR和NMI中断时,相同的必要条件是( )

当前总线空闲;允许中断;当前访问内存结束;当前指令执行结束

2CPU响应INTR和NMI中断当前指令执行结束;允许中时,相同的必要条件是?断;当前访问内存结束;总线2

通常,中断服务程序中的一空闲允许低一级中断产生;开放所条STI指令目的是?有可屏蔽中断;允许同级中断产生;允许高一级中断产生2

保护断点就是保存(中断类型码;中断服务程序入)。

口地址;现场;当前CS 、IP的值

2

8086响应以下中断时,需要单步中断;指令中断;可屏蔽到数据总线读入中断类型码中断;非屏蔽中断

的是( )。

28086 CPU的NMI引脚上输入的可屏蔽中断请求;非屏蔽中断信号是( )

请求;中断响应;总线请求2

为了便于实现多级中断,保通用寄存器;堆栈;存储器;外存现场信息最有效的办法是存

采用?

5

中断向量表的功能是什么?已知中断类型码分别为12H和0AH,它们的中断向量在中断向量表的起始地址分别是什么?

5

8086的中断向量表如何组成?作用是什么?

问答题4单选题3单选题3单选题3单选题3单选题

3

单选题3单选题35

8086如何响应一个可屏蔽中断请求?简述响应过程。

2

在8259A内部,那个寄存器是中断请求寄存器;中断服务寄用于反映当前哪些中断源要存器;中断屏蔽寄存器;中断求CPU中断服务的?

优先级比较器

2

设8259A当前最高优先级为01100010;11100000;1100001IR5,若要使下一循环IR2为0;11100010

最低优先级,则OCW2应设2设置特殊屏蔽方式的目的是?

屏蔽低级中断;响应高级中断;响应低级中断;响应同级

2以下优先级最高的是( )除法除以0;算术运算溢出;可中断。屏蔽;非屏蔽

2

可编程中断控制器8259A每片4级优先权控制,可连接4个

具有?

中断源;8级优先权控制,可连接8个中断源;2级优先权控制,可连接2个中断源;8级优先权控制,可连接16个中断

2

设8259A当前最高优先级为11100000;10100101;1010000IR5,如果要使该中断在下一0;01100101循环中变为最低优先级,则OCW2应设为?

2

特殊屏蔽方式要解决的主要屏蔽所有中断;设置最低优先问题是?级;开放低级中断;响应同级

中断

单选题3单选题3单选题3单选题

3

单选题3单选题3单选题3单选题3单选题

3

填空题3填空题3填空题3填空题3填空题3填空题

3

填空题3填空题

3

填空题3填空题

3

2

在中断方式下,外设数据输外设→数据总线→内存;外设入到内存的路径是?

→数据总线→CPU→内存;外设→CPU→DMAC→内存;外设→I/O接口→CPU→内存2用3片8259A级联,最多可管24级;22级;23级;21级理的中断数是?

2要管理64级可屏蔽中断,需4片;8片;10片;9片要级联的8259A芯片数为?2

要禁止8259A的IR0的中断请80H;28H;E8H;01H

求,则其中断屏蔽操作指令字OCW1应为?

2

若8259A工作在优先级自动循IRQ0;IRQ2;IRQ3;IRQ4

环方式,则IRQ3的中断请求被响应并且服务完毕后,优先权最高的中断源是?

2

8259管理可屏蔽中断时,中设置中断类型码;置1中断屏断结束的含义指的是?

蔽寄存器;设置中断优先级;清O中断服务寄存器

2

在8086环境下,对单片方式ICW1,ICW2,ICW3;ICW1,ICW2,使用的8259A进行初始化时,ICW4;ICW1,ICW3,ICW4;ICW2,必须放置的初始化命令字为?ICW3,ICW426片8259A级联最多可以管理48;40;44;43()个中断。

2

当一个系统有多片8259芯片全嵌套方式;特殊全嵌套方时,主片必须工作在()式;优先级自动循环方式;优

先级特殊自动循环方式

2

设系统中有主、从8259A芯片共3片,最多能管理__级中断优先级

2

特殊全嵌套方式要解决的主要问题是__。

2

设主片8259A的IR3上接有一从片,IR5上引入了一个中断申请。那么初始化时,主、从片的ICW3分别是__,__。2

中断控制器8259A中的中断屏蔽寄存器IMR的作用是__28259A设定为固定优先级时,IR0优先级__,IR7优先级__2

一片8259A可管理__级中断,经过级连最多可扩展为管理__级中断。

28259A有__个方式选择控制字和__操作命令字。

2

利用中断控制器8259A的__工作方式,可以在不增加其他硬件的情况下,用4片8259构成最多有__个中断申请端的主从式中断系统。

28086的可屏蔽中断请求引脚名称是__。

2

向CPU的外部中断引脚发触发信号,称为__•

填空题3填空题

3

填空题3填空题3问答题3问答题42两片8259A级联使用,可管理__个可屏蔽中断。

2

若8259AICW2的初始值为40H,则在中断响应周期数据总线上出现的与IR5对应的中断类型码为__

2

8259A的初始化命令字应按__写入, 操作命令字应按__写入.

2

可编程中断优先级控制器8259A有5种优先级管理方式,如果8259A初始化时未对优先级管理方式编程,则8259A就自动进入__。

5

8259A在系统中起什么作用?当中断源提出中断请求后,8259A应完成哪些工作?

5

8259A初始化编程过程完成那些功能?这些功能由那些ICW设定?

问答题4问答题45

8259A在初始化编程时设置为非中断自动结束方式,中断服务程序编写时应注意什么?

5

8259A的中断屏蔽寄存器IMR与8086中断允许标志IF有什么区别?

问答题4问答题3问答题35

8259A的初始化命令字和操作命令字有什么区别?它们分别对应于编程结构中那些内部寄存器?

5

8259A的优先权管理方式有哪几种?中断结束方式又有哪几种?

5

8259A中的中断屏蔽寄存器IMR和8086/8088的中断允许标志IF有何区别?在中断响应过程中,它们怎样配合起来工作?

单选题3单选题3单选题3单选题3单选题3单选题3单选题

3

单选题3单选题3单选题3单选题3单选题

3

单选题3填空题3填空题3填空题32

在CPU停机方式的DMA操作只能控制数据总线;只能控制

中,CPU与总线的关系是(

地址总线;处于隔离状态;能)

传送所有控制信号2

处理器与I/O接口间采用查处理器首先向外设接口发出

询方式传输数据时,()然后启命令信号;处理器先经程序读动数据的传输过程.得接口已准备好的状态信息;

外设接口首先向处理器发出传送数据请求信号;外设接口首先向存储器发出传送数据的控制信号2

INTEL 8237A每个通道有()字1个8位的;2个8位的;1个16位节计数器.的;2个16位的.

2

在DMA方式下,数据从内存

传送到外设的路径是( )

内存→CPU→总线→外设;内存→DMAC→外设;内存→数据总线→外设;外设→内存

2CPU 与外设间数据传送的控中断方式;DMA方式;程序控制

制方式有?

方式;以上三种都是2CPU与I/O设备间传送的信号数据信息;控制信息;状态信

有 ?

息;以上三种都是2

在DMA方式下,CPU与总线只能控制地址总线;相互成隔

的关系是?

离状态;只能控制数据线;相互成短接状态2

CPU响应中断请求和响应中断响应靠软件实现;响应中DMA请求的本质区别是?

断时CPU仍然仍控制总线,而响应DMA请求时,CPU要让出总线;速度慢;控制简单2周期挪用方式常用于__方式 DMA;中断;程序传送;通道的输入/输出中?

2查询输入时,外设的状态线输入;输出;控制;不能确定

是( )信号。

2总线宽度指的是( )的条数据总线;地址总线;控制总数。

线;所有总线

2

在DMA方式下,将外设的数外设→总线→CPU→内存;外据传送到内存的路径为?

设→DMAC→内存;外设→数据总线→内存;外设→总线→DMAC→内存

2

CPU被动, 处设主动的接口方无条件程控方式;查询控制方式为( ) .式;中断控制方式;A, B, C都

不对

2

DMA控制器的传送方式(工作模式)有__,__,__,__四种。

2

CPU与外设见的数据传送控制方式有__,__,__,__三种,其中__适用于高速数据传输。

2

CPU与外设传送的信息有__,__和__。

填空题3填空题

3

填空题3填空题3填空题3问答题5问答题52数据的输入/输出指的是CPU与__进行数据交换。

2

8237A在微机系统中所起的作用是DMA控制;它有__个通道;片内有__端口可寻址2

8086工作在__方式下,其地址总线、数据总线和控制总线会变为高阻状态。

2

CPU从I/O接口中的__获取外设的“准备就绪”或“忙/闲”状态信息。

2

主机与外设之间的数据传送控制方式通常有三种,它们是程序控制方式,DMA方式及__,其中__方式的数据传输率最高

5

DMA控制器应具有那些功能?

5

比较中断与DMA两种传输方式的特点。

问答题3问答题55简要说明DMA过程。

5

8237A的地址线为什么是双向的?

问答题5问答题5单选题3单选题

3

单选题3单选题3单选题3单选题35

说明8237A单字节DMA传送数据的全过程。

5

8237A单字节DMA传送与数据块DMA传送有什么不同?

2对可编程接口芯片进行读/写RD=0;WR=0;RD=0或WR=0;CS=0操作的必要条件是?

2

可编程外围接口芯片”是指芯片的工作方式可通过系统() .对其写入不同代码来改变;芯

片的工作方式可通过对其引线进行不同连接来改变;芯片的工作方式可通过改变其工作频率来改变;芯片可执行由专门指令组成的程序.

2

若传输率为2400,收、发时1;16;32;64钟(RxC/TxC)频率为

38.4KHz,则波特率因子为?

2

8251的方式字(模式字)的作决定8251的通信方式;决定用是?8251的数据传送方向;决定

8251的通信方式和数据格式;以上三种都不对

2

在数据传输率相同的情况附加的冗余信息量少;发生错下,同步传输率高于异步传误的概率小;字符或组成传输速率的原因是?送,间隔少;由于采用CRC循 环码校验

2

设串行异步通信的数据格式10个;110个;120个;240个是:1个起始位,7个数据位,1个校验位,1个停止位,若传输率为1200,则每秒钟传输的最大字符数为

单选题3单选题3单选题3单选题3单选题3单选题3单选题3单选题3单选题3单选题3单选题

3

单选题3填空题3填空题32

在数据传输率相同的情况字符间无间隔;双方通信同下,同步字符传输的速度要步;发生错误的概率少;附加高于异步字符传输,其原因的辅助信息总量少

2

8251A的操作命令字(控制字)决定数据收/发时间;决定传的作用是?

送方向和数据格式;决定数据传送方向及响应工作状态;以上都不对

2

两台PC机通过串口直接通信TXD、RXD和GND;DTR、RTS和时,通常只需要三根地址信GN;TXD、CTS和GND;.DSR、号线,它们是?

CTS和GND

2

异步串行通信中,收发双方收发时钟相同;停止位相同;必须保持?

数据格式和波特率相同;以上都正确

2

设串行异步传送的数据格式240个;120个;480个;10个

是7位数据,1位起始位,1位停止位,1位校验位,波特率为4800,则每秒传送的最大字符数为?

2

在异步通信方式中,通常采循环冗余校验码;奇偶校验用( )来校验错误。码;海明校验码;多种校验方 

式的组合

2

设串行异步传送的数据格式100个;120个;10个;240个是7个数据位、1个起始位,1个停止位、1个校验位,波特率为2400,则每秒钟传送的最大字符数为( )

2

可编程通信接口芯片8251A(可用作并行接口;仅可用作异)

步串行接口;仅可用作同步串行接口;可用作同步、异步串行接口

2

同步通信传输信息时,其特每个字符的传送不是独立的;点是( )

字符之间的传送时间长度可不同;通信双方必须同步;字符发送速率由数据传输率确

2串行同步传送时,每一帧数低电平;高电平;起始位;同步据都是由( )开头的。字符

2

当芯片8251的CS=0 WR=O,允许8251接受CPU的命令C/D=l时,则()字;8251向CPU送状态字;CPU

往8251送数据;8251向CPU送数据

2

设串行异步通信时,数据传12000;2400;4800;9600送的速率是400字符/秒,每个字符为12位二进制数据,则传送的波特率是()2

8251能检测的错误有__,__,__三种。

2

当用8251以查询方式发送数据,应检测状态位__,进行数据接收时应查询__。

填空题3填空题3填空题3填空题3填空题

3

问答题3填空题3填空题3填空题

3

填空题3填空题3填空题3单选题

4

单选题3单选题32

设8251A工作于异步方式,收发时钟频率为38.4KHz,波特率为2400。数据格式为7位数据位,1位停止位,偶校验,则8251A的方式字为__

2 在串行通信中,线路传输的方式有单工、__、__、多工2串行接口中,TxD端是数据__端。

2在串行通信中有两种基本的通信方式是__和__。

2

CPU从I/O接口的__中获取外部设备的“忙”、“闲”和“准备好”等信息。CPU通过I/O接口中的__向外设发出“启动”和“停止”等信号。5

某一串行通信设备以异步方式进行ASCII字符传送,约定采用7位数据位、1位偶校验位、1位停止位,波特率为9600。试问该设备每分钟最快能传送多少个字符?

2

如果要读取8253的当前数值,必须先__

2如果要计数器1生成一正跳变信号,应选用方式__。

2

设8253的计数器1的输入时钟频率为1MHz,以BCD码计数,要求该通道每隔5ms输出一个正跳变信号,则其方式控制字应为__。

2

设8253的计数器用于对外部事件记数,计满100后输出一跳变信号,若按BCD方式计数,则写入计数初值的指令为MOV AL,__和OUT PORT,AL,mov al,__ out port,al2

设8253的工作频率为

2.5MHz,若要使计数器0产生频率为1KHz的方波,则送入计数器0的计数初值应为__。28253的每个定时器/计数器可有__种工作方式

2

8253作为定时器和计数器时?使用的计数方式相同;工作方

式不同;实质相同;输出定时信号不同2

可编程定时器/计数器8253方式0;方式l;方式2;方式3能输出方波的方式是( )。

2

8253 是可编程定时、计数器三个定时器;四个定时器;三芯片,它内部有( )。个计数器;四个计数器

单选题3单选题4单选题3单选题

3

单选题3单选题3单选题3单选题

3

问答题4问答题42CPU对8253编程时() 。

先向某计数器写入控制字,再向控制口写入计数初值;先向控制口写入控制字, 再向某计数器写入计数初值;先向某计数器写入计数初值, 再向控制口写入控制字;先向控制口写入计数初值, 再向某计数器写入控制字.

28253的计数器的最大计数初65536;FFFFH;FFF0H;0000H值是?

28253A的工作方式和I/O端口3种,4个;4种,5个;6种,4地址分别是()。

个;6种,3个

2

8253工作在() 时,OUT引脚方式0;方式1;方式3;方式4或能输出一个CLK周期宽度的负方式5

脉冲。

2

CPU可以对8253计数器执行读工作方式字;计数初值;计数操作,其读到的是( )

执行部件CE(减法计数器)的当前值;0

2

定时/计数器8253每片有?3个独立的16位计数器,每个

计数器都有6种不同的工作方式;2个独立的8位计数器,每个计数器都有3种不同的工作方式;3个独立的16位计数器,每个计数器都有8种不同的工作方式;4个独立的16位计数器,每个计数器都有6种不同的工作方式。

28253是16位可编程计数器,0—65535;0—65536;1—器计数初植范围应为()65535;1—65536

2

在8253的6种工作方式中,能方式1,方式2;方式2,方式够自动重复工作的两种方式3;方式2,方式4;方式3,方是( )。式55

利用8253的计数器 0周期性地每隔5ms产生一次中断信号,计数时钟CLK0为2MHz,编写实现上述功能的初始化程序。8253的口地址为300H~303H。

5

某8086系统中有一片8253芯片,其4个端口为:310H、312H、314H、316H,计数脉冲(CLK引脚)频率为1MHz,按BCD码计数,试编写使计数器1输出周期为250μs方波,计数器2对外事件计数,计满500个事件后输出中断请求信号的汇编程序。

问答题3问答题3单选题3单选题

3

单选题3单选题3单选题3单选题3单选题3单选题3单选题3单选题3填空题3填空题3填空题35

方式0计数结束中断和方式1硬件可重触发单稳态是8253六种工作方式中的二种,试说明这两种工作方式中GATE信号的主要作用。

5

定时器8253通道1输入1MHz的时钟频率,并设定为BCD码计数,若写入的计数初值为00620H,问定时时间是多少?

28255A的方式选择控制字应写A口;B口;C口;控制口入?

2

8255A的方式选择控制字为A、B、C口全为输入;A口为输80H,其含义是?出,其他为输入;A、B为方式

0;A、B、C口均为方式 0,输出

2

8255A这既可作数据输入、出B口;A口;A、B、C三端口均可端口,又可提供控制信息、以;C口状态信息的端口是?

2

当8255A工作在方式1输出ACK;INTE;OBF;IBF时,通知外设将数据取走的信号是?

2

8255A的方式字选择控制字为A口输出,其它为输入;A、B9BH,其含义是?、C口均为方式0输入;A、B、

C口均为方式0输出;A、B、C口均为方式0

2

8255A引脚信号CPU向数据口写数据;CPU向控WR=0,CS=0,A1=1,A0=1时,表制口送控制字;CPU读8255A控示?制口;无效操作

2

当8255A工作于方式1输入状ACK;READY;OBF;INTR态时,用来确定端口是否准备好输入数据的信号是?2

对应可编程并行接口芯片无条件输入/输出方式;查询8255A的方式0的输入/输出输入/输出方式;中断输入/方式是( )。输出方式;DMA方式

2

8086CPU往8255端口B送数据A1A0=00;A1A0=01;A1A0=10;A时,则8255A芯片引脚A1AO为1A0=11()

2

8255的端口A或端口B工作在OBF和INTR;IBF和ACK;OBF和方式1输出时,用来与外设联ACK;IBF和STB络的信号是?

2

若要可编程并行芯片8255A三个端口均作为输入口,则其方式选择控制字应为___。2

8255有两个控制字,它们分别是___和___。

2

8255A工作于方式1输入时,通过___信号表示端口已准备好向CPU输入数据。

填空题3填空题

3

填空题4填空题3填空题3问答题

5

2可编程并行接口芯片8255A的内部控制分为两组,称___.2

当8255A口工作在方式1输出时,外设输入信号联络线的名称是___,8255A输出信号联络线的名称是___。

2

8255A中共有___个8位端口,其中___口既可作数据口,又可产生控制信号,若要所有端口均为输出口,则方式选择字应为___。

2

8255A的工作方式有方式0功能为___, 方式1功能为___,方式2功能为___.

2一片8255A端口A有___种工作方式,端口B有___种工作方5

如果CPU通过8255A端口C的某一条线向外部输出连续的方波信号,请:①说出两种实现方法;②具体说明怎样实现。

问答题5单选题3单选题3填空题3填空题3填空题

3

单选题3单选题

3

5

用8255A作打印机接口的硬件连接和驱动程序如下所示,8255A的入口地址为

80H~83H,阅读此程序回答下列问题:

⑴ 所采用的数据控制方式?

⑵ 所传诵的字节数? ⑶ 8255A的工作方式?

MOV AL,081H OUT 083H,AL MOV BX,3000H MOV CX,64H MOV AL,0DH OUT 083H,AL STT: IN AL,082H AND AL,08H JNZ STT

MOV AL,[BX] OUT 080H,AL MOV AL,0CH OUT 083H,AL NOP NOP

MOV AL,0DH OUT 083H,AL INC BX DEX CX JNZ STT HLT

2

计算机启动以后,中断控制进行初始化设定;不再改变;器8259A的初始化命令字一般在启动时由用户自行设定; A在系统工作过程中 ( )、B、C 三个答案都不对

2

有一微机系统,采用CPU的A5~A9;A4~A9;A2~A9;A0~低10位地址线A0~A9作为输A9

入/输出口的地址线,系统中某接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般2

8255A工作于方式1输入时,它和外设间的联络信号为___和___。

28255A可允许中断请求的工作方式有___和___。

2

8位D/A转换器的精度是±1/2LSB,则最大可能误差为___VFS(VFS为满量程电压)。2ADC0809是一种( )的8位8通道;8位16通道;16位8通A/D转换器。

道;16位16通道2

一个DAC在微机系统中占用 4; 3;1 ;2.

()个端口地址.

问答题35

设被测温度变化范围为0℃~100℃,如果要求测量误差不超过0.1℃,应选用分辨率为多少位的ADC?ADC中的转换结束信号(EOC)起什么作用?

问答题35

单选题多选题判断题填空题计算题问答题答案说明

B

D

B

中断响应

IRET

1

0000,FFFFH

A

B4

INTR

BCD1

A

高电平

OCW

ICW

A

IR0B

C

C

20H

FFFFH

B

A

C

CCB

单字节传输模式

块传输模式

请求传输模式

级联传输模式

101

C

内部中断

外部中断

可屏蔽中断

不可屏蔽中断

不可屏蔽中断256

A

D

D

D

I/O端口与存储器统一编址I/O端口单独编址DOUT

数据寄存器状态寄存器控制寄存器IN

A

无条件传送查询传送

中断传送

DMA传送

C

D

D

B

中断源ICW1,ICW2,ICW3,ICW4C

全双工半双工单工

0A1B1B1

1.5

2

偶校验

奇校验

起始位

数据位

奇偶校验位

停止位

5

6

7

8

D

C

240

120

19.2KHz

B

D

C

B

A

11

10

9

8

A

B

C

D

1

16

64

A

B

C

D

5

6

7

8

A

B

C

1

1.5

2

36CD

A

0

B

1

A

B

C

C

D

D

0

1

2

3

4

5

A

B

C

D

对计数器进行锁存只读写低八位只读写高八位先读写低八位,再读写高八位A

B

C

0

1

2

A

B

C

D

A

0000H

A

B

C

0

1

2

FFH

B

A

输出

输入

B

A

输入

输出

A

B

0

1

B

A

输出

输入

A

D

0

1

A

B

C

D

A

B

C

控制

A

D

A

B

64H

D

B

A

D

D

C

C

C

分辨率

精度

转换时间

MOVAL,71HOUT

83H,ALMOVAL,00HOUT

81H,ALMOVAL,04HOUT

81H,AL

MOVAL,99HOUT 93H,AL 方波

800

MOVAL,37HMOV DX,316H OUTDX,ALMOV DX,310H MOVAL,00HOUT DX,AL MOVAL,05HOUT DX,AL

28H,29H,2AH,2BH

科学计算,数据处理,过程控制,微处理器是指采用大规模集成电路技术,将具有运算控制功能的电路集成在一块芯片上的大规模集成电路,微型机即个人计算机,微型计算机系统是指以微型机为核心,配以相应的外D

c

B

b

B

D

D

C

A

B

C

D

D

A

B

C

A

C

大规模和超大规模集成电路4096

413Q

EU,BIU20,1M取指令,执行指令

取指令,执行指令ss,sp

cs,ds,ss,es

CF,OF,PF,AF,SF,ZFCS,IP

IF

44H,11H

通用寄存器,段寄存器,指令指针寄存器,标志寄存器

8086的机器字长是16位,8086使用40个引脚的16个做地址/数据复用引腿来传输数据,一次读写过程由一个基本总线周期完成,它由4个时钟(CLK)周期组成,按时间顺序定义为T1、T2、T3、T4。在T1期间8086发出访问目的地的地址信号和地址锁存选通信号

ALE;T2期间发出读写命令信号RD、WR及其它相关信号;T3期间完成数据的访问;T4结束该总线周期。可见,地16,1M

EU,BIU,分别是执行指令和取指令OF=1,ZF=1,SF=1

TF=1,AF=1

(cs)*10+(ip)

IF=1,CF=1,PF=0

段地址和偏移地址。物理地址=段地址*16+偏移地址0AAA40H

1250H,12600H,0050H

8086是16位的微处理器,其内部数据通路为16位,对外的数据总线也是16位。EU是执行部件,主要的功能是执行指令。BIU是总线接口部件,与片外存储器及I/O接口电路传输数据。EU经过BIU进行片外操作数的访问,BIU为EU提供将要执行的指令。EU与BIU可分别独立工作,当EU不需BIU提供服务时,BIU可进行填充

8085为8位机,在执行指令过程中,取指令与执行执令都是串行的。8086/8088由于内部有EU和BIU两个功能部件,可重叠操作,提高了处理执行部件有8个16位寄存器,AX、BX、CX、DX、SP、BP、DI、SI。AX、BX、CX、DX一般作为通用数据寄存器。SP为堆栈指针存器,BP、DI、SI在间接寻址时作为地址寄存器或变址寄存器。总线接口部件设有段寄存器CS、DS、SS、ES和指令指针寄存器IP。段寄存器存放段地址,与偏移地址共同形成存储器的物理地址。IP的内容为下一条将要执行指令的偏移地址,

086是一个16位的结构,采用分段管理办法可形成超过16位的存储器物理地址,扩大对存储器的寻址范围(1MB,20位地址)。若不用分段方法,16位地址只能寻址逻辑地址是在程序中对存储器地址的一种表示方法,由段地址和段内偏移地址两部分组成,如1234H:0088H。偏移地址是指段内某个存储单元相对该段首地址的差值,是一个16位的二进制代码。物理地址是8086芯片引线送出的20位地址码,用来指出一个特定的存CB

BB

A

C

DC

c

c

Cc

c

B

d

c

B

a

d

b

d

b

b

取指令,执行指令(cs)*10+(ip)IP,SP

1MCPU,内存,I/O端口

0000:

0400H,0040H:0000H13574H

4,16,16,6,20

8,1

状态,控制FFFFH,0000H

AL , AH

,BL,BH,CL,CH,DL,DH34400H

逻辑地址,物理地址

20,00000H-FFFFFH

偏移地址,段寄存器1,2

控制工作模式4,T3

高八位数据有效4,T1

地址锁存FFFFH:0000H

检测存储器或I/O端口是否准备好数主频,1000ns

0.8us不可屏蔽中断,ifA0,BHE

锁存地址检查外设是否准备好READY,TW

T2,TW

8288

t1,t2,t3,t4

t1,t2

cdC

CBC

C

d

dc

d

b

B

C

cCd

b

d

b

c

引线MN/MX的逻辑状态决定8086的工作模式,MN/MX#引线接高电平,8086被设定为最小模式,

MN/MX#引线接低电平,8086被设定为最大标志寄存器、IP、DS、SS、ES和指令队列置0,CS置全1。处理器从

FFFF0H存储单元取指令并开始执行

reset,高电平有效,除cs外所用寄存器和指令队列被清空C

B

B

D

b

d

C

a

Da

时钟周期,总线周期,指令周期s2,s1,s0

地址锁存器

总线驱动器CPU进行一次存储器访问所需要的时间就是一个总线周期,一个基本的总线周期由4个T构

基本总线周期由4个时钟(CLK)周期组成,按时间顺序定义为T1、T2、T3、T4。在T1期间8086发出访问目的地的地址信号和地址锁存选通信号ALE;T2期间发出读写命令信号RD#、WR#及其它相关信号;T3期间完成数据的访问;T4结束该总线周ALE为外部地址锁存器的选通脉冲,在T1期间输出;M/IO#确定总线操作的对象是存储器还是I/O接口电路,在T1输出;DT/R#为数据总线缓冲器的方向控制信号,在T1输出;RD#为读命令信号;在T2输出;READY信号为存储器或I/O接口“准备好”信号,在T3期间给出,否则8086要在T3

系统中若存在多个可控制总线的主模块时,其中之一若要使用总线进行数据传输时,需向系统请求总线的控制权,这就是一个总线请求的过程。8086在最小工作模式下有关总线请求的信号引脚是HOLD与外部总线主控模块经HOLD引线向8086发出总线请求信号;8086在每个时钟周期的上升沿采样HOLD引线;若发现HOLD=1则在当前总线周期结束时(T4结束)发出总线请求的响应信号

HLDA;8086使地址、数据及控制总线进入高阻状态,让出完成一次读写操作所需的时间,由4个组成,应插入t3后a

b

B

B

B

D

c

D

d

a

d

a

B

c

d

存取时间,存取周期

慢,大,低

由于作为动态存储器基本单元的电容具有漏电特性,为了保持信息,CPU必须进行六管双稳态触发电路,电容,刷新D

a

a

a

A

c

B

B

Ad

4

13,1

32,11,4

全译码,部分译码,线选16,4

bfffh

8,9

16

4片,片内地址14位,片选信号的地址2位,0000h-3fffh,4000h-7fffh,8000h-bfffh,c000h12000H-12FFFH4片RAM,4片ROM

①全译码方式:存储器芯片中的每一个存储单元对应一个唯一的地址。译码需要的器件多;②部分译码方式:存储器芯片中的一个存储单元有多个地址。译码简单;③线选:存储器芯片中的一个存储单元有多个地址。地址有可能不连续。能存16KB,需4片

a

D

C

bcdDa

C

b

D

bD

B

Ac

a

da

b

c

C

DCc

A

B

C

C

D

A

BA

D

C

d

A

B

B

C

CAB

B

B

D

B

c

A

A

b

D

A

D

b

B

B

C

D

D

C

伪指令,指令

基址变址相对,寄存器

64K,0000H-FFFFH

直接,寄存器间接

寄存器,寄存器间接

寄存器寻址3000H,23000H

指令,伪指令,宏指令22.c,00110100.01110101直接寻址

SP - 2,SP +2

SAL AL, 1

AL=01H,AH=00 H ,BL=08

从目的串中查找是否包含字符 „0‟,若找到则停止,否则继续重复搜索。

74C3H- 95C3HDF00H

且有CF=1,ZF=0,

SF=1, OF=1程序将转到L5标号处执行。0;1009H ;0;

对数据段内1000H~1008H单元置数,依次送入1,2,4,8,16,32,64,128,0共九个

37H;LAB2

39H;00H;将

(2000H),(2001H)两相邻单元中存放的未组合型BCD码压缩成组合型BCD

BX=220CH;AX=E896H;CF=1;

OF=0; ZF=0NUMS分配了180个字节;VAR分配了15个字节

1FFEH;1234H

(1)12001H(2)2002H(3)12001H

1056H,3280H,2450H

1032H;106EH;10BAH

da

A

a

b

AA

a

d

00054h-00057h,3088h:5066h

4

可屏蔽中断,不可屏n

高电平,1

16H,80H,70H,60H,50H

存放中断服务程序的入口地址,00048H-0004BH和00028H-8086中断可分为硬件中断和软件中断两类。8086可处理256种类型的可屏蔽中断请求输入线为INTR;“可屏蔽”是指该中断请求可经软件清除标志寄存器中IF位处理机可处理的每种中断的编号为中断类型码。中断向量是指中断处理程序的入口地址,由处理机自动寻址。中断向量表是存放所有类型中断处理程序入口地址的一个默认的内存区域。在8086系统中,中断类型码乘4得到向量表的入口,从此

硬件中断是通过中断请求线输入电信号来请求处理机进行中断服务;软件中断是处理机内部识别并进行处理的中断过程。硬件中断一般是由中断控制器提供中断类型码,处理机自动转向中断处理程序;软件中断完全由处理机内部形成中断处理程序的入保护现场,开中断,中断服务,关中断,恢复现场,中断INTR有效且IF=1

中断请求,中断响应,中断处理,中断返回中断服务程序结束前0020H-0023H

18H,6050H:4030H

B

C

bd

C

D

AD

D

C

Bb

存放中断向量,00048H和00028H

把内存0段中0~3FFH区域作为中断向量表的专用存储区。该区域存放256种中断的处理程序的入口地址,每个入口地址占用4个存储单元,分别存放入口的

当8086收到INTR的高电平信号时,在当前指令执行完且IF=1的条件下,8086在两个总线周期中分别发出INTA#有效信号;在第二个INTA#期间,8086收到中断源发来的一字节中断类型码;8086完成保护现场的操作,CS、IP内容进入堆栈,请除IF、TF;8086将类型码乘4后得到中断向量表的入口地址,从此地址开始读取4字节的中断处理程序的入口地址,8086从此地址开始执行程序,完成了INTR中断a

d

CAb

B

D

D

bDD

D

D

B

db

22

8259A的级联系统中的中断嵌套08H,03H

控制中断请求能否进入优先级判决最高,最低8,64

4,3级联,29

INTR中断请求

1545H

顺序,需要

普通全嵌套方式

管理可屏蔽中断,做的工作是对某些中断请求进行屏蔽,进行中断优先级的比较,中断服初始化编程用来确定8259A的工作方式。ICW1确定8259A工作的环境:处理器类型、中断控制器是单片还是多片、请求信号的电特性。ICW2用来指定8个中断请求的类型码。ICW3在多片系统中确定主片与从片的连接关系。ICW4用来确定中断处理的控制方法:中断结束方式、嵌

在中断服务程序中,在返回主程序之前按排一条一般中断结束命令指令,8259A将ISR中最高优先级位置0,结束该级中断处理以便为较低级别IF是8086微处理器内部标志寄存器的一位,若IF=0,8086就不响应外部可屏蔽中断请求INTR引线上的请求信号。8259A有8个中断请求输入线,IMR中的某位为1,就把对应这位的中断请求IR禁止掉,无法被8259A处理,也无法向8086处理器产生INTR请

8259A的工作方式通过微处理器向其写入初始化命令字来确定。初始化命令字分别装入

ICW1~ICW4内部寄存器。8259A在工作过程中,微处理器通过向其写入操作命令字来控制它的工作过程。操作命令字分别装入

OCW1~OCW3内部寄存器中。8259A占用两个端口号,不同的命令字对应不同的端口,再加上命令字本身的特征位及加载的顺序就可以正确全嵌套(固定优先

级),特殊全嵌套,普通优先级循环,特殊优先级循环;结束方式有自动结束,常规中断结中断屏蔽寄存器中某位为1表示不允许中断,而IF为1表示允许中断。当某中断在中断屏蔽寄存器中没有被屏蔽时才可以向CPU发出中断请求信号,如果IF为1,CPU才

C

b

d

C

ddB

b

aAAb

C

单字节传输,块传输,请求传输,级联传无条件传输,查询时传输,中断传输,DMA传输,DMA传输状态信号,控制信号,数据

外设4,5

DMA

状态寄存器

中断方式,DMA方式

DMA控制器应有DMA请求输入线,接收I/O设备的DMA请求信号;DMA控制器应有向主机发出总线请求的信号线和接收主机响应的信号线;DMA控制器在取得总线控制权以后应能发出内存地址、I/O读写命令及存储器读写命令控制I/O与存储I/O与存储器间在进行DMA传送过程中,数据是通过系统的数据总线传送的,不经过8237A的数据总线,系统数据总线是具有16位数据的传输能力的。

当外设有批量高速数据需要与存储器交换时,向DMAC发请求信号,DMAC向8086发HOLD信号,8086收到HOLD后,在执行完现行指令后,向DMAC发总线响应信号HLDA,同时让出总线,DMAC收到HLDA后接管总线,控制外设与存储器间交换数据。当数据传送完毕后,DMAC撤消给8086的HOLD,释放总线。8086收到HOLD无效后,撤消HLDA,同时接管总线,继续从被打8237A的A0~A3地址线是双向的,当8237A被主机编程或读状态处于从属状态,A0~A3为输入地址信号,以便主机对其内部寄存器进行寻址访问。当8237A取得总线控制权进行DMA传送时,A0~A3输出低4位地址信号供存储器寻址对应单元用,A0~A3必需是

8237A取得总线控制权以后进行单字节的DMA传送,传送完一个字节以后修改字节计数器和地址寄存器,然后就将总线控制权放弃。若I/O的DMA请求信号DREQ继续有效,8237A再次请求总线使用权进行下一字节的单字节传送方式下,8237A每传送完一个字节数据就释放总线,传送下一字节时再请求总线的控制权。块传送方式下8237A必须把整个数据块传送完才Da

b

D

A

C

d

c

D

C

b

d

d

c

da

c

奇偶校验出错,超越出错,帧格式出错

TXRDY,RXRDY

7AH

半双工,全双工发送同步,异步状态寄存器,控制寄存器

57600

发送锁存命令071h

00h,01h

2500

6c

D

C

b

acD

c

a

db

mov dx,303hmov al,31hout dx,almov dx,300hmov al,00hout dx,alout dx,almov dx,316hmov al,77hout dx,almov dx,312hmov al,50hout dx,almov al,02hout dx,al;mov dx,316hmov al,0b1hout dx,almov dx,314hmov al,00hout dx,almov al,05hout dx,al

方式0中gate信号为高电平时启动计数操作,一旦为低电平计数停止;在方式1中,gate信号的上升启动一次新的计数620us

dd

d

c

b

b

d

A

b

c

9bh

方式选择控制字,C端口置0/置1控制INTR

A组和B组ACK,OBF

3,c,80h

基本输入输出,选通输入输出,双向数据传送3,2

可用2种方法实现:①8255A工作于方式O时,端口C可以指定为输出。每隔1/2方波周期改变其中一位的状态,其它位不变。就可以通过端口C的某一条线输出连续的方波。②用对端口C某一位置位/复位的方法实现。即每隔1/2方波周期时间,对端口C的某一位交替进行置位、复位,即可从端口C的

(1)查询方式(2)100(3)方式0

B

ibf,stb

方式1和方式2

1/(2的九次方)ac

100/0.1=1000,应用10位的,1000大于2的九次方,小于2的是转化结束信号,表示当前的A/D转换已经完成,可作为查询信息,也可接中断

论述题名词解释案例分析12345

因篇幅问题不能全部显示,请点此查看更多更全内容